首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

基于FPGA 的二維提升小波變換IP核設計

  • 提出了一種高效并行的二維離散提升小波(DWT)變換結構,該結構只需要7 行數(shù)據(jù)緩存,即可實現(xiàn)行和列方向同時進行濾波變換。
  • 關鍵字: 小波變換  數(shù)據(jù)緩存  FPGA  IP核  

基于FPGA的水聲信號高速采集存儲系統(tǒng)設計

  • 介紹了一種基于FPGA的水聲信號數(shù)據(jù)采集與存儲系統(tǒng)的設計與實現(xiàn),給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統(tǒng)以FPGA作為數(shù)據(jù)的控制處理核心,以存儲容量達2GB的大容量NAND型Flash作為存儲介質(zhì)。該系統(tǒng)主要由數(shù)據(jù)采集模塊、數(shù)據(jù)存儲模塊和RS~232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統(tǒng)滿足設計要求。
  • 關鍵字: 水聲信號數(shù)據(jù)采集  NANDFlash  FPGA  

基于FPGA控制的IDE磁盤陣列設計

  • 設計了一種基于FPGA控制的高速數(shù)據(jù)存儲系統(tǒng)。該系統(tǒng)采用FPGA實現(xiàn)了對四個符合ATA-6規(guī)范的、RAID 0配置的IDE磁盤陣列的管理,并配合四個SDRAM實現(xiàn)對數(shù)據(jù)的高速穩(wěn)定存儲。該磁盤陣列同時掛四個IDE硬盤,平均數(shù)據(jù)流達到200MB/s,峰值傳輸速率達到800MB/s,也可以擴展更多硬盤,構成大容量的磁盤陣列。
  • 關鍵字: 高速數(shù)據(jù)存儲  IDE磁盤陣列  FPGA  

基于FPGA的實時數(shù)字化光纖傳輸系統(tǒng)的設計與實現(xiàn)

  • 提出一種實時數(shù)字化光纖傳輸系統(tǒng),該系統(tǒng)分為發(fā)送端和接收端。發(fā)送端用A/D轉(zhuǎn)換器將輸入的模擬信號數(shù)字化,再用FPGA對數(shù)據(jù)進行處理,并通過光纖傳輸。同時,F(xiàn)PGA還控制A/D轉(zhuǎn)換器的工作。接收端用串行收發(fā)器TLK1501對接收數(shù)據(jù)進行解碼處理,還原有效信號。實驗表明,該系統(tǒng)實時性好、信號傳輸誤碼率低、工作性能穩(wěn)定、抗干擾性強,系統(tǒng)具有可行性和有效性。
  • 關鍵字: 光纖通訊  高速數(shù)字信號傳輸  FPGA  

軟件無線電數(shù)字下變頻技術研究及FPGA實現(xiàn)

  • 在數(shù)字下變頻系統(tǒng)實現(xiàn)方案中,輸入的模擬中頻信號經(jīng)過高速A/D采樣數(shù)字化后與數(shù)控振蕩器NCO(Numerically Controlled Osillator)產(chǎn)生的正交本振信號混頻,然后再由抽取濾波模塊進行處理,以輸出低速的低頻或基帶信號。本文以軟件無線電數(shù)字下變頻技術為研究對象,參考GSM系統(tǒng)建立數(shù)字下變頻系統(tǒng)。
  • 關鍵字: 數(shù)字變頻  軟件無線電  FPGA  

基于FPGA的固定倍率圖像縮放的實現(xiàn)

  • 基于FPGA硬件實現(xiàn)固定倍率的圖像縮放,將2維卷積運算分解成2次1維卷積運算,對輸入原始圖像像素先進行行方向的卷積,再進行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設計為一個單元體的循環(huán)過程,在單元體內(nèi)部,事先計算出卷積系數(shù)。降低了FPGA設計的復雜性,提高了圖像縮放算法的運算速度,增強了系統(tǒng)的實時性,已經(jīng)應用于某款航空電子產(chǎn)品中,應用效果良好。
  • 關鍵字: 圖像縮放  卷積運算  FPGA  

10Gbps線速轉(zhuǎn)發(fā)引擎的并行流水線設計與實現(xiàn)

  • 設計了一種基于FPGA平臺的并行處理流水線結構,配合高速查表,可支持10Gbps接口的報文轉(zhuǎn)發(fā)。該設計已應用在國家863計劃重大課題“可擴展到T比特的高性能IPv4/v6路由器基礎平臺及實驗系統(tǒng)”中,并通過測試。
  • 關鍵字: 并行流水線  高速查表  FPGA  

基于FPGA的雙路可移相任意波形發(fā)生器

  • 本文論述了利用用FPGA來開發(fā)DDS函數(shù)發(fā)生器的總體設計思路,詳細討論了任意波形產(chǎn)生、頻率精確調(diào)整、雙路移相輸出、PWM調(diào)制波產(chǎn)生、D/A轉(zhuǎn)換與濾波電路、鍵盤與顯示等諸方面軟硬件實現(xiàn)方法。 整個設計
  • 關鍵字: DDS  任意波形發(fā)生器  FPGA  

基于FPGA的同步FIFO在大幅面高速彩色噴繪機噴頭數(shù)據(jù)傳輸中的應用

  • 研究了基于FPGA的同步FIFO和移位寄存器,利用同步FIFO作為大幅面高速彩色噴繪機噴頭與上位機之間數(shù)據(jù)傳輸以及接口數(shù)據(jù)傳輸?shù)木彺婺K。該設計在保證數(shù)據(jù)傳輸實時性的前提下,解決了噴頭和上位機像素數(shù)據(jù)格式方向不一致的問題,并消除了部分數(shù)據(jù)冗余。
  • 關鍵字: 同步FIFO  彩色噴繪機  FPGA  

基于FPGA的電梯控制器的設計與實現(xiàn)

  • 介紹了基于Altera公司EP1K30TC144芯片的電梯控制器設計過程,描述了該控制系統(tǒng)的功能。該設計采用VHDL語言進行編程,以QUARTUSⅡ軟件為開發(fā)平臺,對本設計進行了仿真,并使用JTAG將程序代碼下載到實驗板上進行了硬件驗證。
  • 關鍵字: JTAG  電梯控制器  FPGA  

基于FPGA的水聲信號高速采集存儲系統(tǒng)的設計與實現(xiàn)

  • 介紹了一種基于FPGA的水聲信號數(shù)據(jù)采集與存儲系統(tǒng)的設計與實現(xiàn),給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統(tǒng)以FPGA作為數(shù)據(jù)的控制處理核心,以存儲容量達2 GB的大容量NAND型Flash作為存儲介質(zhì)。該系統(tǒng)主要由數(shù)據(jù)采集模塊、數(shù)據(jù)存儲模塊和RS-232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統(tǒng)滿足設計要求。
  • 關鍵字: 數(shù)據(jù)采集  Flash  FPGA  

基于FPGA的全數(shù)字交流伺服系統(tǒng)信號處理

  • 在交流伺服驅(qū)動系統(tǒng)概念的基礎上,提出了基于ACTEL現(xiàn)場可編程邏輯器件APA300的光電編碼器與光柵尺信號處理電路設計原理,該電路由4倍頻細分、辨向電路、計數(shù)電路組成,信號處理模塊通過VHDL語言實現(xiàn)。
  • 關鍵字: 交流伺服系統(tǒng)  VHDL  FPGA  光柵尺信號處理  

主飛行儀表圖形加速顯示系統(tǒng)的FPGA設計

  • 針對主飛行顯示儀對圖形處理和顯示的苛刻要求,采用基于儀器總線和擴展總線的高速陣列信號處理板的設計模式,提出了一種基于硬件加速的PFD圖形顯示設計方法。該方法實現(xiàn)了圖形分層雙緩存交替切換、圖形填充、圖形合成和多通道DMA像素引擎,提高了PFD圖形生成和顯示的實時性和可靠性。實踐證明,該設計顯著解決了PFD圖形顯示系統(tǒng)中的速度瓶頸。
  • 關鍵字: 圖形處理  圖形合成  FPGA  

用FPGA內(nèi)部集成的DSP實現(xiàn)圖像處理的實例分析

  • intevac是商用和軍用市場光學產(chǎn)品的前沿開發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機。該攝像機最初采用了流行的數(shù)字信號處理器、幾個assp和外部存儲器件。系統(tǒng)對性能的需求越來越高,工程師團隊決定試驗一種替代方案——在可編程邏輯中實現(xiàn)可配置軟核處理器。
  • 關鍵字: 圖像處理  NIOS  FPGA  

一種并行存儲器系統(tǒng)的FPGA實現(xiàn)

  • 圍繞小衛(wèi)星體積小、重量輕和價格低廉的特點,一個多CPU共享內(nèi)存的系統(tǒng)(CPU仍然采用有相應宇航級器件的8086)將是比較合適的選擇。同時為了提高共享內(nèi)存的數(shù)據(jù)通信帶寬,使其不成為整個系統(tǒng)的瓶頸,本文提出了一個用ASIC設計一個共享總線開關網(wǎng)絡(簡稱SBSN,下同),組合成Omega網(wǎng)絡的方案,以消除對某一組內(nèi)存的總線競爭,實現(xiàn)多CPU對共享分組存儲系統(tǒng)的低位交叉并行訪問。
  • 關鍵字: 并行存儲器  多CPU共享內(nèi)存  FPGA  
共6383條 70/426 |‹ « 68 69 70 71 72 73 74 75 76 77 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473