首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> mda-eda

IC測(cè)試的創(chuàng)新

  •   EDA工具加速IC測(cè)試   隨著IC制程節(jié)點(diǎn)從90nm向65nm和45nm延伸,需要測(cè)試的數(shù)據(jù)量會(huì)激增,相應(yīng)地會(huì)帶來(lái)測(cè)試成本的提高(圖1)。例如,從90nm到65nm時(shí),由于增加了門數(shù),傳統(tǒng)的測(cè)試量急劇增加;同時(shí),在速(at-speed)測(cè)試也成倍增加,這是由于時(shí)序和信號(hào)完整性的敏感需求;到了45nm時(shí)代,在前兩者的基礎(chǔ)上,又增加了探測(cè)新缺陷的測(cè)試。   為了提高測(cè)試效率,對(duì)測(cè)試數(shù)據(jù)的壓縮持續(xù)增長(zhǎng)。據(jù)ITRS(國(guó)際半導(dǎo)體技術(shù)發(fā)展路線圖)預(yù)測(cè)(圖2),2010年的壓縮需求比2009年翻番。
  • 關(guān)鍵字: EDA  IC測(cè)試  65nm  45nm  201001  

Altium任命沈宇豪為大中國(guó)區(qū)首席執(zhí)行官

  •   Altium日前宣布任命沈宇豪為大中國(guó)區(qū)的地區(qū)首席執(zhí)行官(Regional CEO)。同時(shí),大中國(guó)區(qū)從銷售區(qū)域提升為地區(qū)性業(yè)務(wù)部門。   Altium大中國(guó)區(qū)先前是一個(gè)銷售與支持機(jī)構(gòu),現(xiàn)在將隨總部設(shè)在澳大利亞的Altium公司一同發(fā)展,以幫助世界各地的電子設(shè)計(jì)人員設(shè)計(jì)新一代電子產(chǎn)品。   “過(guò)去12個(gè)月的嚴(yán)峻經(jīng)濟(jì)形勢(shì)所帶來(lái)的一個(gè)結(jié)果是世界經(jīng)濟(jì)重心的轉(zhuǎn)移,而且轉(zhuǎn)移的方向持續(xù)指向中國(guó)。” Altium首席執(zhí)行官Nick Martin表示,“中國(guó)電子設(shè)計(jì)行業(yè)繼續(xù)朝著推
  • 關(guān)鍵字: Altium  EDA  

利用EDA工具提高系統(tǒng)級(jí)芯片測(cè)試的效率

  • 高度復(fù)雜的SoC設(shè)計(jì)正面臨著高可靠性、高質(zhì)量、低成本以及更短的產(chǎn)品上市周期等日益嚴(yán)峻的挑戰(zhàn)??蓽y(cè)性設(shè)計(jì)通過(guò)提高電路的可測(cè)試性,從而保證芯片的高質(zhì)量生產(chǎn)和制造。借助于EDA技術(shù),可以實(shí)現(xiàn)可測(cè)試性設(shè)計(jì)的自動(dòng)化,
  • 關(guān)鍵字: EDA  系統(tǒng)級(jí)  芯片測(cè)試  效率    

北京:重點(diǎn)轉(zhuǎn)向幫助IC設(shè)計(jì)企業(yè)做強(qiáng)做大

  •   北京ICC(集成電路設(shè)計(jì)園)在運(yùn)作模式上有其特殊之處。國(guó)內(nèi)其他地區(qū)的ICC大多是事業(yè)單位,而北京集成電路設(shè)計(jì)園是一家企業(yè),所以公司在給北京地區(qū)的IC設(shè)計(jì)企業(yè)提供公益性的技術(shù)服務(wù)的同時(shí)還可以租賃優(yōu)良的地產(chǎn),自身具有一定的造血機(jī)能,因此在為行業(yè)服務(wù)時(shí)既有較大的靈活性,同時(shí)本身抵抗風(fēng)險(xiǎn)的能力也更強(qiáng)。   市場(chǎng)化運(yùn)作模式更貼近客戶   從北京集成電路設(shè)計(jì)園的收入組成來(lái)看,我們提供給企業(yè)的EDA(電子設(shè)計(jì)自動(dòng)化)五金|工具、MPW(多項(xiàng)目晶圓)、IP和測(cè)試等服務(wù)是我們收入來(lái)源的一部分,但這部分收入所占的比重
  • 關(guān)鍵字: EDA  IC設(shè)計(jì)  

數(shù)字電子技術(shù)與EDA技術(shù)相結(jié)合的探討

  • 針對(duì)目前電子信息工程專業(yè)《數(shù)字電子技術(shù)》課程和《EDA技術(shù)》課程相結(jié)合的研究比較少的現(xiàn)狀,對(duì)兩課程相結(jié)合的益處進(jìn)行了探討。通過(guò)介紹常用的EDA軟件Max+PlusⅡ,結(jié)合例子,通過(guò)仿真分析得出EDA技術(shù)與數(shù)字電子技術(shù)相結(jié)合具有如下三點(diǎn)益處:實(shí)現(xiàn)硬件電路設(shè)計(jì)軟件化,分析疑難電路現(xiàn)象,實(shí)現(xiàn)“開(kāi)放”的數(shù)字電路實(shí)驗(yàn)室。通過(guò)將兩課程相結(jié)合,可以使教師對(duì)理論知識(shí)的講解更透徹,使學(xué)生有更多的機(jī)會(huì)設(shè)計(jì)并驗(yàn)證電路,對(duì)“教”與“學(xué)”都具有積極作用。
  • 關(guān)鍵字: EDA  數(shù)字電子技術(shù)    

基于EDA的嵌入式系統(tǒng)軟硬件劃分方法

  • 1 引言   嵌入式系統(tǒng)是由一個(gè)或若干個(gè)微處理器、ASICs、存儲(chǔ)器和總線構(gòu)成的,在一定時(shí)間內(nèi)響應(yīng)輸人的系統(tǒng)。傳統(tǒng)的嵌入式系統(tǒng)的設(shè)計(jì)方法將硬件和軟件劃分為兩個(gè)獨(dú)立的部分,由硬件工程師和軟件工程師按照擬定的設(shè)計(jì)
  • 關(guān)鍵字: EDA  嵌入式系統(tǒng)  方法  軟硬件    

數(shù)字電子系統(tǒng)的EDA設(shè)計(jì)方法研究

  • 0 引 言
    隨著計(jì)算機(jī)與微電子技術(shù)的發(fā)展,電子設(shè)計(jì)自動(dòng)化EDA領(lǐng)域已成為電子技術(shù)發(fā)展的主體,數(shù)字系統(tǒng)的設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動(dòng)該潮流發(fā)展的引擎,就是日趨進(jìn)步和完善的CPLD
  • 關(guān)鍵字: EDA  數(shù)字電子  設(shè)計(jì)方法  系統(tǒng)    

Synphony:IC設(shè)計(jì)因此而改變

  •   假如IC設(shè)計(jì)的速度能夠加快數(shù)倍,那么擁有各種復(fù)雜功能的各類電子產(chǎn)品將再次改變我們的生活。   IC設(shè)計(jì)中設(shè)計(jì)與驗(yàn)證的流程通常需要數(shù)月甚至數(shù)年,其中的人工重新編碼的過(guò)程費(fèi)時(shí)且容易出錯(cuò),Synopsys選擇這一環(huán)節(jié)為突破,開(kāi)發(fā)出了Synphony高層次綜合EDA工具,通過(guò)其獨(dú)特的MATLAB語(yǔ)言、基于模型的解決方案,針對(duì)ASIC和FPGA芯片設(shè)計(jì)實(shí)現(xiàn)了10倍的設(shè)計(jì)與驗(yàn)證能力。   據(jù)Synopsys公司總監(jiān)Chris Eddington介紹,Synphony的創(chuàng)意來(lái)自被收購(gòu)的Synplicity公司,
  • 關(guān)鍵字: Synopsys  IC設(shè)計(jì)  EDA  

臺(tái)積電試產(chǎn)腳步不停歇 設(shè)備材料廠加碼投資

  •   盡管絕大多數(shù)半導(dǎo)體業(yè)者對(duì)于景氣抱持保守觀望態(tài)度,然臺(tái)積電仍逆勢(shì)加碼先進(jìn)制程,18寸晶圓廠發(fā)展腳步并未放緩,不僅2012年試產(chǎn)18寸晶圓規(guī)畫不變,近期更緊鑼密鼓與國(guó)際半導(dǎo)體設(shè)備、材料業(yè)者合作推進(jìn)22奈米制程,吸引包括艾斯摩爾(ASML)、比利時(shí)前瞻研發(fā)中心(IMEC)及陶氏化學(xué)近日均宣示將加碼臺(tái)灣研發(fā)中心投資。   受到金融風(fēng)暴及全球景氣不明朗影響,業(yè)界一度傳出臺(tái)積電18寸晶圓廠計(jì)畫受阻,包括設(shè)備、材料業(yè)者配合意愿都大幅降低,不過(guò),近期臺(tái)積電仍積極與半導(dǎo)體設(shè)備、材料業(yè)者展開(kāi)合縱連橫,持續(xù)推動(dòng)18寸晶圓
  • 關(guān)鍵字: 臺(tái)積電  晶圓  半導(dǎo)體設(shè)備  EDA  

基于EDA技術(shù)的555單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)與仿真

  • 1 引言
    當(dāng)前電子線路已大量采用計(jì)算機(jī)輔助仿真設(shè)計(jì),尤其是電子設(shè)計(jì)EDA仿真技術(shù)。EDA仿真軟件中Electronics Workbench仿真設(shè)計(jì)分析軟件是計(jì)算機(jī)數(shù)字電路與邏輯設(shè)計(jì)模擬和仿真的軟件包,是實(shí)用的電子電路在線仿真
  • 關(guān)鍵字: EDA  555  單穩(wěn)態(tài)觸發(fā)器  仿真    

3大EDA業(yè)者搶搭中國(guó)大陸數(shù)百億核高基列車

  •   鎖定中國(guó)大陸官方端出人民幣數(shù)百億元的核高基計(jì)劃,可望進(jìn)一步大力扶植IC設(shè)計(jì)、IC制造與IC設(shè)備業(yè)者,3大IC自動(dòng)化設(shè)計(jì)平臺(tái)(EDA)業(yè)者無(wú)不將此市場(chǎng)大餅當(dāng)成大陸市場(chǎng)的營(yíng)運(yùn)重點(diǎn),強(qiáng)化與產(chǎn)、官、學(xué)各界更緊密合作。益華(Cadence)、新思(Synopsys)與明導(dǎo)(Mentor)高層對(duì)于掌握核高基商機(jī)無(wú)不使出全力,希望搭上這班列車。   在大陸官方推出的2006~2020年600億元人民幣核高基計(jì)劃,被大陸半導(dǎo)體視為十一五計(jì)劃中的重點(diǎn)環(huán)節(jié),除了重點(diǎn)扶植IC設(shè)計(jì)、IC制造與IC設(shè)備業(yè)者,在半導(dǎo)體項(xiàng)目中涉
  • 關(guān)鍵字: EDA  IC設(shè)計(jì)  IC制造  

Altium Designer最新版本Summer 09 技術(shù)研討會(huì)

  •   (上海站—2009年9月7日/北京站—2009年9月9日/深圳站—2009年9月11日)   邀請(qǐng)函   為適應(yīng)日新月異的電子設(shè)計(jì)技術(shù),Altium于2009年7月在全球范圍內(nèi)推出最新版本Altium Designer Summer 09 (Protel系列軟件最新版本)。Summer 09的誕生延續(xù)了連續(xù)不斷的新特性和新技術(shù)的應(yīng)用過(guò)程。   為讓廣大Altium用戶更好了解并應(yīng)用Altium Designer最新版本的強(qiáng)大功能,億道電子攜手Altium(中國(guó)
  • 關(guān)鍵字: Altium  EDA  億道  

基于EDA技術(shù)的FPGA設(shè)計(jì)計(jì)算機(jī)應(yīng)用

  • 對(duì)傳統(tǒng)電子系統(tǒng)設(shè)計(jì)方法與現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了比較,引出了基于EDA技術(shù)的現(xiàn)場(chǎng)可編程門陣列(FPGA)電路,提出現(xiàn)場(chǎng)可編程門陣列(FPGA) 是近年來(lái)迅速發(fā)展的大規(guī)??删幊虒S眉呻娐?ASIC),在數(shù)字系統(tǒng)設(shè)計(jì)和控制電路
  • 關(guān)鍵字: FPGA  EDA  計(jì)算機(jī)應(yīng)用    

利用矢量旋轉(zhuǎn)求解平方根的算法及其FPGA實(shí)現(xiàn)*

  • 本文提出了一種基于矢量旋轉(zhuǎn)求三角函數(shù)進(jìn)而求得任意數(shù)平方根的算法,并用VHDL語(yǔ)言在Altera EP2S60開(kāi)發(fā)板上加以驗(yàn)證,本算法相比其他傳統(tǒng)開(kāi)平方算法具有更高的性能。
  • 關(guān)鍵字: VHDL  FPGA  三角函數(shù)  開(kāi)平方  矢量旋轉(zhuǎn)  EDA  200908  

基于EDA軟件和FPGA的IP核保護(hù)技術(shù)

  • 隨著電路復(fù)雜性的增加,越來(lái)越多的設(shè)計(jì)者開(kāi)始采用擁有知識(shí)產(chǎn)權(quán)的、設(shè)計(jì)良好的功能模塊來(lái)加快系統(tǒng)開(kāi)發(fā)。因此,需要相應(yīng)的技術(shù)手段保護(hù)這些功能模塊不被非法復(fù)制、篡改或竊取。針對(duì)FPGA開(kāi)發(fā)中的知識(shí)產(chǎn)權(quán)保護(hù)問(wèn)題,提出一種結(jié)合EDA軟件和FPGA的IP(Intellectual Proterty)核保護(hù)方法,有效的防止IP核被竊取,以及防止最終在FPGA上實(shí)現(xiàn)設(shè)計(jì)的非法復(fù)制。
  • 關(guān)鍵字: FPGA  EDA  軟件  IP核    
共700條 31/47 |‹ « 29 30 31 32 33 34 35 36 37 38 » ›|

mda-eda介紹

您好,目前還沒(méi)有人創(chuàng)建詞條mda-eda!
歡迎您創(chuàng)建該詞條,闡述對(duì)mda-eda的理解,并與今后在此搜索mda-eda的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473