首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

給MCU工程師詳解FPGA硬件屬性

  • 我的許多朋友都是經(jīng)驗(yàn)豐富的嵌入式設(shè)計(jì)工程師,但他們都是微控制器(MCU)背景,因此對(duì)于FPGA是什么以及FPGA能做什么只有一個(gè)模糊的概念。如果問(wèn)急了,他
  • 關(guān)鍵字: 單片機(jī)  FPGA  可編程構(gòu)造  

FPGA牛人的經(jīng)驗(yàn)談

  • 這里我談?wù)勎业囊恍┙?jīng)驗(yàn)和大家分享,希望能對(duì)IC設(shè)計(jì)的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!我相信ldquo;如果有夢(mèng)想,就會(huì)實(shí)現(xiàn)!rd
  • 關(guān)鍵字: FPGA  嵌入式  IC設(shè)計(jì)  

CRC循環(huán)冗余校驗(yàn)的原理與算法及FPGA實(shí)現(xiàn)

  • CRC基本原理在串行數(shù)據(jù)流的最有效的檢錯(cuò)方案是CRC(Cyclic Redundancy check)循環(huán)冗余檢驗(yàn),CRC循環(huán)冗余校驗(yàn)最根本的原理就是將原始數(shù)據(jù)除以某個(gè)固定的
  • 關(guān)鍵字: CRC  循環(huán)冗余  FPGA  

不用處理器控制FPGA總線(xiàn)的方法

  • 許多FPGA設(shè)計(jì)使用嵌入式處理器實(shí)現(xiàn)控制。典型的解決方案是使用Nios這樣的軟處理器,雖然內(nèi)置硬處理器的FPGASoC也變得很流行了。圖1顯示的是一個(gè)典型的
  • 關(guān)鍵字: 控制  FPGA  

基于FPGA的設(shè)計(jì)解決物聯(lián)網(wǎng)實(shí)現(xiàn)的核心挑戰(zhàn)

  • 當(dāng)前,物聯(lián)網(wǎng)(IoT)已成為一個(gè)廣受歡迎的名詞,幾乎每一個(gè)電子設(shè)備相互連接到互聯(lián)網(wǎng)上加以使用,都被大家稱(chēng)為物聯(lián)網(wǎng)。它包含了一個(gè)從智能家電、汽車(chē)到可
  • 關(guān)鍵字: FPGA  

FPGA和CPLD內(nèi)部自復(fù)位電路設(shè)計(jì)方案

  • 本文描述了復(fù)位的定義,分類(lèi)及不同復(fù)位設(shè)計(jì)的影響,并討論了針對(duì)FPGA和CPLD的內(nèi)部自復(fù)位方案。1、定義復(fù)位信號(hào)是一個(gè)脈沖信號(hào),它會(huì)使設(shè)計(jì)的電路進(jìn)入設(shè)
  • 關(guān)鍵字: FPGA  

十年FPGA開(kāi)發(fā)經(jīng)驗(yàn)工程師談設(shè)計(jì)技巧

  • 從大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間,至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺(tái)上完成數(shù)字秒表、搶答器、密碼鎖等實(shí)驗(yàn)時(shí)那個(gè)興奮勁。當(dāng)時(shí)由于沒(méi)有接
  • 關(guān)鍵字: 控制  FPGA  

如何基于EMIF接口的DSP控制系統(tǒng)設(shè)計(jì)?

  • 摘要:提出一種DSP 通過(guò)EMIF 接口控制復(fù)雜系統(tǒng)的方案。通過(guò)將DSP 芯片連接多片F(xiàn)PGA,并利用FPGA 與各種外部芯片連接,使得DSP 通過(guò)EMIF 接口就能控制
  • 關(guān)鍵字: EMIF接口  FPGA  DSP  

適用于 FPGA、GPU 和 ASIC 系統(tǒng)的電源管理

  • 在 FPGA、GPU 或 ASIC 控制的系統(tǒng)板上,僅有為數(shù)不多的幾種電源管理相關(guān)的設(shè)計(jì)挑戰(zhàn),但是由于需要反復(fù)調(diào)試,所以這類(lèi)挑戰(zhàn)可能使系統(tǒng)的推出時(shí)間嚴(yán)重滯后
  • 關(guān)鍵字: FPGA  GPU  ASIC  電源管理  

FPGA開(kāi)發(fā)之IP核:軟核、硬核以及固核概念

  • IP(Intelligent Property)核是具有知識(shí)產(chǎn)權(quán)核的集成電路芯核總稱(chēng),是經(jīng)過(guò)反復(fù)驗(yàn)證過(guò)的、具有特定功能的宏模塊,與芯片制造工藝無(wú)關(guān),可以移植到不同的
  • 關(guān)鍵字: FPGA  IP核  固核概念  

如何基于蜜罐技術(shù)的FPGA實(shí)現(xiàn)技術(shù)?

  • 1. 項(xiàng)目背景蜜罐技術(shù)由來(lái)已久,蜜罐(Honeypot)是一種在互聯(lián)網(wǎng)上運(yùn)行的計(jì)算機(jī)系統(tǒng)。它是專(zhuān)門(mén)為吸引并誘騙那些試圖非法闖入他人計(jì)算機(jī)系統(tǒng)的人(如電腦黑
  • 關(guān)鍵字: 蜜罐技術(shù)  FPGA  實(shí)現(xiàn)技術(shù)  

如何基于FPGA的短波通信接收機(jī)?

  • 短波通信又稱(chēng)高頻通信,是利用HF波段(3-30MHz)電磁波進(jìn)行的無(wú)線(xiàn)電通信。短波通信主要靠天波傳播,可經(jīng)電離層一次或數(shù)次反射,最遠(yuǎn)可傳至上萬(wàn)里,如按氣
  • 關(guān)鍵字: FPGA  短波通信  接收機(jī)  

十年FPGA開(kāi)發(fā)經(jīng)驗(yàn)工程師教你的絕密設(shè)計(jì)技巧

  • 從大學(xué)時(shí)代第一次接觸FPGA至今已有10多年的時(shí)間,至今記得當(dāng)初第一次在EDA實(shí)驗(yàn)平臺(tái)上完成數(shù)字秒表、搶答器、密碼鎖等實(shí)驗(yàn)時(shí)那個(gè)興奮勁。當(dāng)時(shí)由于沒(méi)有接
  • 關(guān)鍵字: CPLD  電子工程師  FPGA  

如何為基于FPGA的嵌入式系統(tǒng)進(jìn)行安全升級(jí)?

  • 如何防止器件ldquo;磚頭化rdquo;,只發(fā)出警告就夠了嗎?ldquo;系統(tǒng)正在更新,請(qǐng)勿關(guān)閉電源。rdquo;我們都看到過(guò)這個(gè)警告,它通常在電子器件要在閃存
  • 關(guān)鍵字: 嵌入式  FPGA  

經(jīng)驗(yàn)總結(jié):電路設(shè)計(jì)的8個(gè)誤區(qū)

  • 關(guān)于電路設(shè)計(jì)8個(gè)誤區(qū)的經(jīng)驗(yàn)總結(jié)
  • 關(guān)鍵字: PCB  FPGA  CPU  
共6764條 34/451 |‹ « 32 33 34 35 36 37 38 39 40 41 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿(mǎn)足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿(mǎn)足各類(lèi)高端應(yīng)用,如Virtex系列,用戶(hù)可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473