FPGA基于CORDIC算法的求平方實現-CORDIC是在沒有專用乘法器(最小化門數量)情況下,一組完成特定功能的算法,包括平方、超越、Log、sin/cos/artan。原理為連續(xù)的旋轉一個較小的角度,以一定精度逼近想要的角度。
關鍵字:
FPGA CORDIC
System generator如何與MATLAB進行匹配?-system generator是xilinx公司的系統(tǒng)級建模工具,它是擴展mathworks公司的MATLAB下面的simulink平臺,添加了XILINX FPGA專用的一些模塊。加速簡化了FPGA的DSP系統(tǒng)級硬件設計。
關鍵字:
xilinx 賽靈思 MATLAB
時序分析中的一些基本概念-時序分析時FPGA設計中永恒的話題,也是FPGA開發(fā)人員設計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
關鍵字:
FPGA 時序分析 周期抖動
使用VIVADO對7系列FPGA的高效設計心得-隨著xilinx公司進入20nm工藝,以堆疊的方式在可編程領域一路高歌猛進,與其配套的EDA工具——新一代高端FPGA設計軟件VIVADO也備受關注和飽受爭議。
關鍵字:
FPGA VIVADO 賽靈思
Board從入門到精通系列(六)-由于更新了開發(fā)工具,所以本篇博客有必要重復前面的內容,今天首先演示如何利用Vivado開發(fā)純邏輯工程,即只在PL上進行開發(fā)。
關鍵字:
FPGA Vivado OpenRISC
ZYNQ器件的啟動配置方法-無任是用CPU作為系統(tǒng)的主要器件,還是用FPGA作為系統(tǒng)的主要器件,系統(tǒng)設計中首先要考慮到的問題就是處理器的啟動加載問題。
關鍵字:
FPGA XILINX 賽靈思
Board從入門到精通(五):軟硬件協(xié)同設計-Zynq最大的優(yōu)勢在于,同時具備軟件、硬件、IO可編程,即All Programmable。在設計Zynq過程中,同樣要建立一種意識,就是從原來單純的軟件思維(或單純的硬件思維)中解脫,轉向軟硬件協(xié)同設計的開發(fā)方法。
關鍵字:
Board Zynq FPGA
FPGA開發(fā)基本流程-FPGA是可編程芯片,因此FPGA的設計方法包括硬件設計和軟件設計兩部分。硬件包括FPGA芯片電路、 存儲器、輸入輸出接口電路以及其他設備,軟件即是相應的HDL程序以及最新才流行的嵌入式C程序。
關鍵字:
FPGA 微電子 SOC
從可編程器件發(fā)展看FPGA未來趨勢-可編程邏輯器件的發(fā)展歷史可編程邏輯器件的發(fā)展可以劃分為4個階段,即從20世紀70年代初到70年代中為第1段,20世紀70年代中到80年代中為第2階段,20世紀80年代到90年代末為第3階段,20世紀90年代末到目前為第4階段。
關鍵字:
FPGA 可編程器件 賽靈思
底層內嵌功能單元與軟核、硬核以及固核-內嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)?,F在越來越豐富的內嵌功能單元,使得單片FPGA 成為了系統(tǒng)級的設計工具,使其具備了軟硬件聯合設計的能力,逐步向SOC 平臺過渡。
關鍵字:
FPGA 賽靈思 DLL
數字時鐘管理模塊與嵌入式塊RAM-業(yè)內大多數FPGA 均提供數字時鐘管理( 賽靈思公司的全部FPGA 均具有這種特性)。賽靈思公司推出最先進的FPGA 提供數字時鐘管理和相位環(huán)路鎖定。相位環(huán)路鎖定能夠提供精確的時鐘綜合,且能夠降低抖動,并實現過濾功能。
關鍵字:
數字時鐘管理 FPGA 賽靈思
FPGA主要功能模塊介紹(1)-可編程輸入/ 輸出單元簡稱I/O 單元,是芯片與外界電路的接口部分,完成不同電氣特性下對輸入/ 輸出信號的驅動與匹配要求,其示意結構如圖2-4 所示。FPGA 內的I/O 按組分類,每組都能夠獨立地支持不同的I/O標準。
關鍵字:
FPGA CLB 賽靈思
Verilog HDL簡明教程(part1)-Verilog HDL是一種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數字系統(tǒng)建模。被建模的數字系統(tǒng)對象的復雜性可以介于簡單的門和完整的電子數字系統(tǒng)之間。數字系統(tǒng)能夠按層次描述,并可在相同描述中顯式地進行時序建模。
關鍵字:
VerilogHDL FPGA
FPGA基本知識與發(fā)展趨勢(part2)-由于基于LUT 的FPGA 具有很高的集成度,其器件密度從數萬門到數千萬門不等,可以完成極其復雜的時序與邏輯組合邏輯電路功能,所以適用于高速、高密度的高端數字邏輯電路設計領域。
關鍵字:
FPGA 賽靈思 EPROM
FPGA實戰(zhàn)開發(fā)技巧(10)-串行Flash的特點是占用管腳比較少,作為系統(tǒng)的數據存貯非常合適,一般都是采用串行外設接口(SPI 總線接口)。Flash 存貯器與EEPROM根本不同的特征就是EEPROM可以按字節(jié)進行數據的改寫,而Flash只能先擦除一個區(qū)間,然后改寫其內容。
關鍵字:
FPGA 賽靈思 EEPROM
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側重低成本應用,容量中等,性能可以滿足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿足各類高端應用,如Virtex系列,用戶可以根據自己實際應用要求進行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開發(fā)產品的時間 [
查看詳細 ]
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473