新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Cadence劉國軍:65nm及以下芯片設(shè)計(jì)要破傳統(tǒng)

Cadence劉國軍:65nm及以下芯片設(shè)計(jì)要破傳統(tǒng)

作者: 時間:2010-09-09 來源:中國電子報(bào) 收藏

  因?yàn)楸娝苤穆╇娏鲉栴},及以下設(shè)計(jì)要解決的關(guān)鍵問題之一就是功耗。在低功耗設(shè)計(jì)理念上,真正的低功耗設(shè)計(jì)從RTL就應(yīng)該開始,這一點(diǎn)非常關(guān)鍵。從前端就開始優(yōu)化的效果與到后端才開始優(yōu)化是非常不同的。如果等到實(shí)現(xiàn)的時候再考慮功耗優(yōu)化問題,那么所能降低功耗的程度就很有限了。而從前端設(shè)計(jì)就開始考慮功耗優(yōu)化,那么到了后端,這種效果就會成倍地顯現(xiàn)出來。在這一理念之下,建立了完整的低功耗設(shè)計(jì)流程,在每個環(huán)節(jié)都提供低功耗的設(shè)計(jì)方法和工具。而的低功耗驗(yàn)證流程,在邏輯和實(shí)現(xiàn)等環(huán)節(jié)都要考慮功耗問題。目前這一設(shè)計(jì)流程在移動設(shè)備的設(shè)計(jì)上獲得成功。

本文引用地址:http://butianyuan.cn/article/112536.htm

  關(guān)注五 數(shù)模混合設(shè)計(jì)應(yīng)統(tǒng)一數(shù)據(jù)庫

  芯片設(shè)計(jì)經(jīng)歷了起初針對分立器件的小型全定制設(shè)計(jì)、小規(guī)模數(shù)字設(shè)計(jì)以及大規(guī)模數(shù)字設(shè)計(jì)等幾個階段。曾經(jīng)有一個時期,數(shù)字設(shè)計(jì)是業(yè)界的關(guān)注點(diǎn),但現(xiàn)在SoC設(shè)計(jì)使數(shù)模混合設(shè)計(jì)變得越來越重要。

  數(shù)模混合設(shè)計(jì)的趨勢之一就是把大規(guī)模數(shù)字電路設(shè)計(jì)與模擬電路設(shè)計(jì)放在同一個數(shù)據(jù)庫中進(jìn)行,而且這個數(shù)據(jù)庫要涵蓋前端和后端。而也已經(jīng)把Virtu-oso全定制數(shù)?;旌显O(shè)計(jì)平臺與Encounter大規(guī)模數(shù)字電路設(shè)計(jì)平臺合在一起,采用一個統(tǒng)一的數(shù)據(jù)庫,使模擬電路與大規(guī)模數(shù)字電路可以實(shí)現(xiàn)交互設(shè)計(jì)。這個統(tǒng)一的數(shù)據(jù)庫名為OpenAccess,Cadence把它開放給業(yè)界。

  關(guān)注六 芯片設(shè)計(jì)過程要考慮DFM

  在芯片設(shè)計(jì)之前,可制造性設(shè)計(jì)(DFM)不需要設(shè)計(jì)企業(yè)考慮,那是晶圓代工廠要考慮的問題;在之后,芯片設(shè)計(jì)企業(yè)也不得不考慮可制造性設(shè)計(jì)了。這是一個重要的趨勢??芍圃煨栽O(shè)計(jì),其中就包括芯片企業(yè)需要建一些庫,例如存儲器、高速I/O等。目前就有好多客戶,特別是做高性能產(chǎn)品的客戶,找Cadence來幫助他們建低功耗的庫,這是一個明顯的趨勢。

  雖然Cadence已在軟硬件協(xié)同驗(yàn)證、低功耗、混合信號統(tǒng)一數(shù)據(jù)庫、DFM、C-to-Silicon等方面取得了一定的成果,但還有很多事情要做。目前,應(yīng)用驅(qū)動的系統(tǒng)級設(shè)計(jì)、OpenIntegrationPlatform(IP集成平臺)、更先進(jìn)節(jié)點(diǎn)技術(shù)的開發(fā)是我們不斷投入的重點(diǎn)。


上一頁 1 2 下一頁

關(guān)鍵詞: Cadence 芯片 65nm

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉