新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于閃存的大容量存儲陣列

基于閃存的大容量存儲陣列

作者: 時間:2012-04-26 來源:網(wǎng)絡(luò) 收藏

由Verilog HDL語言編寫模塊后編譯下載,用ChipSeope Pro采集到與NAND芯片的接口控制信號如圖3所示。

本文引用地址:http://butianyuan.cn/article/149176.htm

a.JPG


圖3中信號是第一級芯片的接口信號,是以cle_wrl的上升沿來作為觸發(fā)的,其中dio_wrl信號對應(yīng)于上面編程時序圖的I/Ox信號,ale_wrl、cle_wrl、we_wrl、re_wrl、wp_wrl信號為Flash芯片的地址鎖存、命令鎖存、寫使能、讀使能、寫保護(hù)信號。其中寫命令h80后的00、40、1B是上位機(jī)通過控制板發(fā)至板的行地址,由時序可知,與Flash芯片的所需要的編程時序一致。
3.2 流水的緩存模塊設(shè)計(jì)
根據(jù)NAND Flash芯片的特點(diǎn),高速數(shù)據(jù)控制模塊的數(shù)據(jù)流按照頁訪問方式進(jìn)行管理。設(shè)計(jì)選取的Flash芯片的頁大小為4 kB,因此在寫入的數(shù)據(jù)進(jìn)入高速數(shù)據(jù)控制模塊后,首先進(jìn)行按照頁大小進(jìn)行數(shù)據(jù)分割。
在FPGA內(nèi)開辟出40個容量為4 kB的雙口RAM的緩沖區(qū),每10個為一組,相對應(yīng)一組Flash中的10片芯片。數(shù)據(jù)傳輸通道工作時序如圖4所示。

d.JPG


當(dāng)數(shù)據(jù)率為200 MB·s-1時,數(shù)據(jù)傳輸周期是Tc1=5 ns,傳送1頁的時間是Tp1=4 096×Tc1=20.48μs,4級高速FIFO的延遲時間為△Tm=20 ns。在數(shù)據(jù)傳輸開始后,第1個10頁數(shù)據(jù)(P1,P3,P5,P7,P9,P11,P13,P15、P17,P19)以200 MB·s-1的速率分別寫入對應(yīng)的器組緩沖區(qū)G0,第2個10頁的數(shù)據(jù)以200 MB·s-1的速率分別寫入相應(yīng)的存儲器組緩沖區(qū)G1,第3個10頁的數(shù)據(jù)以200 MB·s-1的速率分別寫入相應(yīng)的存儲器組緩沖區(qū)G2,第4個10頁的數(shù)據(jù)以200 MB·s-1的速率分別寫入相應(yīng)的存儲器組緩沖區(qū)G3。



關(guān)鍵詞: 陣列 存儲 大容量 閃存 基于

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉