新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于OuartusⅡ和GW48EDA開發(fā)工具的電子搶答器設(shè)計

基于OuartusⅡ和GW48EDA開發(fā)工具的電子搶答器設(shè)計

作者: 時間:2010-11-22 來源:網(wǎng)絡(luò) 收藏

  0 引言

本文引用地址:http://butianyuan.cn/article/151318.htm

  數(shù)字搶答器控制系統(tǒng)在現(xiàn)今許多工廠、學(xué)校和電視臺等單位所舉辦的各種知識競賽中起著不可替代的作用。EDA技術(shù)搶答

  器,以其價格便宜、安全可靠、使用方便而受到了人們的普遍歡迎。本文以現(xiàn)場可編程邏輯器件(FPGA)為載體,以硬件描述語言VHDL為主要表達(dá)方式,以Ⅱ開發(fā)軟件和開發(fā)系統(tǒng)為工具設(shè)計的搶答器,具有搶答鑒別與鎖存功能以及60秒答題限時功能、對搶答犯規(guī)的小組進(jìn)行警告和對各搶答小組進(jìn)行相應(yīng)的成績加減操作等功能。

  1 搶答器的功能

  該電子搶答器實現(xiàn)的功能主要包括四項操作:

  (1)第一搶答信號的鑒別和鎖存

  該電子搶答器共設(shè)4個組別,每組控制一個搶答開關(guān),分別為a,b,c,d。在主持人發(fā)出搶答指令后,若有參賽者按搶答器按鈕,則該組指示燈亮,同時顯示器顯示出搶答者的組別。同時,電路處于自鎖狀態(tài),以使其他組的搶答器按鈕不起作用。

  (2)計時功能

  在初始狀態(tài)時。主持人可以設(shè)置答題時間的初時值。在主持人對搶答組別進(jìn)行確認(rèn),并給出倒計時計數(shù)開始信號以后,搶答者便可開始回答問題。此時,顯示器從初始值開始倒計時,計至0時停止計數(shù),同時揚聲器發(fā)出超時報警信號。若參賽者在規(guī)定的時間內(nèi)回答完問題,主持人即可給出計時停止信號,以免揚聲器鳴叫。

  (3)計分功能

  在初始狀態(tài)時,主持人可以給每組設(shè)置初始分值。每組搶答完后,由主持人打分,答對一次加1分,答錯一次減1分。

  (4)犯規(guī)設(shè)置

  對提前搶答者和超時搶答者給予蜂鳴警示,并顯示犯規(guī)組別。

  2 電子搶答器的結(jié)構(gòu)原理

  2.1 電子搶答器的整體結(jié)構(gòu)

  電子搶答器的整體結(jié)構(gòu)如圖1所示。它包括鑒別與鎖存模塊、定時與犯規(guī)設(shè)置模塊以及計分模塊。

  


  2.2 鑒別與鎖存模塊設(shè)計

  鑒別與鎖存模塊的主要功能是用于判斷a、b、c、d四個組別搶答的先后,記錄最先搶答的組別號碼,并且不再接受其它輸入信號,而對最先搶答的組別鎖存,同時顯示最先搶答的組別。

  根據(jù)以上功能要求,該模塊的源程序必須包含四個搶答輸入信號。現(xiàn)將其信號分別設(shè)為a、b、c、d;搶答時必須要有一個允許開始搶答信號,將其信號設(shè)為 sta,該信號輸入后,其輸出指示燈亮,以便選手知道允許搶答信號已發(fā)出,故可設(shè)置一個sta的輸出指示燈信號為star-t;為了鑒別最先搶答者,可分別設(shè)置a、b、c、d組的輸出指示燈為led_a、led_b、led_c、led_d,同時設(shè)置顯示最先搶答組別號碼的輸出信號為 states[3..0];為了使系統(tǒng)進(jìn)入重新?lián)尨馉顟B(tài),還需要設(shè)置一個系統(tǒng)復(fù)位信號,可將其設(shè)為rst。其鑒別與鎖存模塊的仿真波形如圖2所示。

  通過圖2可以看出,當(dāng)rst=1時,系統(tǒng)處于初始狀態(tài),此時所有輸入均無效;當(dāng)rst=O且sta=O時,搶答無效;而當(dāng)rst=O且sta=1 時,start指示燈亮,d組為最先有效搶答組別,led_d指示燈亮,并顯示搶答成功組別d組為“0100”。通過圖2的仿真圖及分析說明,可見其鑒別與鎖存模塊的功能設(shè)計正確。

  

仿真圖
上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉