基于視頻切換芯片AD8112的視頻矩陣切換裝置
AD8112的數(shù)字接口由以下引腳組成:DATA IN,DATAOUT,CLK,,D4~DO,A2~A0和。其中,DATA IN是串行數(shù)據(jù)輸入端,DATA OUT是串行數(shù)據(jù)輸出端,CLK是串行輸入時鐘,是數(shù)據(jù)鎖存端,是片選端,是編程方式控制端,D4~DO和A2~A0是并行數(shù)據(jù)和地址裝載端,是復位端。
AD8112提供串行編程和并行編程2種編程方式,由引腳的高低電平進行選擇。時,選擇串行編程方式:DATA IN輸入的數(shù)據(jù)在CLK的下降沿進行裝載,在的下降沿鎖存數(shù)據(jù),對矩陣進行編程;DATA OUT經80位矩陣模式寄存器移位輸出。時,選擇并行編程方式:由D4~D0并行輸入的數(shù)據(jù)和A2~A0并行輸入的地址在CLK的下降沿進行裝載;在的下降沿鎖存數(shù)據(jù),對矩陣進行編程。
AD8112串行編程方式控制時序圖如圖2所示。本文引用地址:http://butianyuan.cn/article/166681.htm
對于一個由N塊AD8112組成的大型矩陣,這些芯片可以被一串N×80位的串行數(shù)據(jù)流編程。AD8112并行編程方式控制時序圖如圖4所示。
3 128×16視頻矩陣的組成
本設計采用4片AD8112組成一個視頻切換矩陣,實現(xiàn)了64路視頻輸入、8路視頻輸出的視頻切換。將各AD8112輸出的對應引腳并聯(lián)連接,當其中一塊AD8112某一編號的引腳被使能時,其他芯片的對應引腳將被設置為禁止狀態(tài),以確保視頻切換時輸出不發(fā)生沖突。剛上電時,所有的輸出引腳都初始化成禁止狀態(tài),以防止發(fā)生輸出沖突。其連接方式如圖5所示。
本視頻矩陣中AD112與LPC2378的連接如圖6所示。第一塊AD8112的DATA IN引腳連接LPC2378上的P2.15端口,獲得控制命令,控制字通過串行移位的方式發(fā)送到4片AD8112。每塊AD8112的DATA OUT與相鄰芯片的DATA IN相連接。LPC2378的P2.12~P2.14引腳分別連接每塊AD8112的CLK、,,為其提供控制時鐘信號、串行并行編程方式選擇信號、數(shù)據(jù)鎖存信號。P2.2~P2.0和P2.7~P2.3引腳分別連接每塊AD8ll2的A2~A0和D4~DO,為并行編程提供地址和數(shù)據(jù)信號。P2.8~P2.11引腳與4片AD8112的端相連,可根據(jù)需要同時片選4片進行串行方式編程,或片選任一片進行并行方式編程,從而實現(xiàn)對于視頻矩陣切換陣列的控制。
評論