新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的多功能頻率計(jì)的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA的多功能頻率計(jì)的設(shè)計(jì)與實(shí)現(xiàn)

作者: 時(shí)間:2013-03-05 來(lái)源:網(wǎng)絡(luò) 收藏

4 MC8051 IP Core軟件設(shè)計(jì)流程

系統(tǒng)軟件設(shè)計(jì)流程如圖11所示。

系統(tǒng)軟件設(shè)計(jì)流程

中斷服務(wù)子程序如圖12所示。

中斷服務(wù)子程序

5 結(jié)論

文中采用Altera的cyclone II系列的EP2C8Q208C8這款芯片。設(shè)計(jì)中使用了Verilog語(yǔ)言對(duì)各個(gè)模塊的描述設(shè)計(jì)。文中提出的數(shù)字設(shè)計(jì)方案采用等精度的測(cè)量算法,以先進(jìn)的可編程邏輯器件作為核心控制及運(yùn)算電路單元可達(dá)到很高的測(cè)量精度要求,8051 IP Core嵌入到芯片系統(tǒng),與測(cè)頻模塊共用同一個(gè)FPGA芯片,和傳統(tǒng)的相比大大減小了電路板的尺寸,同時(shí)增加了系統(tǒng)的可靠性、設(shè)計(jì)靈活性和可更改性。實(shí)現(xiàn)了數(shù)字系統(tǒng)的軟件化。加入LCD液晶顯示,使測(cè)量效果更加直觀。

fpga相關(guān)文章:fpga是什么


塵埃粒子計(jì)數(shù)器相關(guān)文章:塵埃粒子計(jì)數(shù)器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: FPGA 多功能 頻率計(jì)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉