新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的超級(jí)電容均壓及充放電設(shè)計(jì)

基于FPGA的超級(jí)電容均壓及充放電設(shè)計(jì)

作者: 時(shí)間:2012-03-07 來源:網(wǎng)絡(luò) 收藏


4 仿真分析
C1、C2初始電壓為2.7V,C3、C4為1V,仿真70s的時(shí)候基本均壓結(jié)束,電壓均衡到1.81V,由于電容并聯(lián)二極管的影響,電壓均衡點(diǎn)并沒有在算數(shù)平均值1.85V,并且升壓斬波器也消耗一部分能量。70s之后兩電容電壓基本保持同步變化。

本文引用地址:http://butianyuan.cn/article/190682.htm

f.jpg

g.jpg


圖6為均壓系統(tǒng)實(shí)物圖,由控制板,H橋逆變器以及驅(qū)動(dòng)電路和Boost升壓電路組成,控制板采用實(shí)驗(yàn)室自主開發(fā)的基于EP2C80 208C8N芯片的開發(fā)板來完成控制信號(hào)的中生成,5個(gè)開關(guān)管采用IRF640,驅(qū)動(dòng)芯片TR2103。通過仿真驗(yàn)證了均壓系統(tǒng)的可行性。

5 結(jié)束語(yǔ)
文中簡(jiǎn)要介紹了應(yīng)用所需要的幾項(xiàng)關(guān)鍵技術(shù),并通過仿真和實(shí)物驗(yàn)證,逆變采用50%占空比是為了使電壓較高的降壓速度與低壓電容的升壓速度相匹配,減少電能浪費(fèi)。DC/DC充、放電模塊能實(shí)現(xiàn)對(duì)器組快速可靠充、放電,輸入功率大,保護(hù)可靠,充分發(fā)揮了的優(yōu)勢(shì)。

超級(jí)電容器相關(guān)文章:超級(jí)電容器原理



上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 超級(jí)電容 充放電

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉