新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的高速數(shù)據(jù)處理系統(tǒng)設計

基于FPGA的高速數(shù)據(jù)處理系統(tǒng)設計

作者: 時間:2011-03-21 來源:網(wǎng)絡 收藏

另外,比較各A/D轉(zhuǎn)換器的復雜程度發(fā)現(xiàn)多通道(4路或以上)A/D由于其設計的多功能性,導致結(jié)構(gòu)復雜,使用比較繁瑣,而AD7356采用16引腳的TSSOP封裝,外圍電路簡單。另外該A/D采用單2.5 V供電,可與共用電源,使系統(tǒng)的供電系統(tǒng)簡潔。而高速A/D轉(zhuǎn)換器的輸入是差分式,如圖2所示,使用AD8138單端至差分轉(zhuǎn)換驅(qū)動AD7357的差分輸入。

本文引用地址:http://butianyuan.cn/article/191296.htm


系統(tǒng)中有模擬地和數(shù)字地之分,同時A/D轉(zhuǎn)換器由于其特殊性,處于模擬地和數(shù)字地之間,所以對于AD7357的管腳連接應注意。AD7357的REFA和REFB管腳需要通過10μF的退耦電容連接到REFGND管腳,而REFGND管腳則需要連接到AGND管腳。而A/D轉(zhuǎn)換器要求AGND和DGND之間
的電平相差不能超過0.3 V,所以需要將AGND和DGND連接起來。為了避免模擬電路和數(shù)字電路之間的干擾,一般情況需要對地分割,但是本系統(tǒng)有多個A/D轉(zhuǎn)換器,所以使用統(tǒng)一地,通過對器件合理擺放來減小模擬和數(shù)字電路間的干擾。

干涉儀相關文章:干涉儀原理




評論


相關推薦

技術專區(qū)

關閉