新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 利用FPGA協(xié)處理提升無線子系統(tǒng)性能

利用FPGA協(xié)處理提升無線子系統(tǒng)性能

作者: 時(shí)間:2010-08-27 來源:網(wǎng)絡(luò) 收藏

沒有哪一種高級(jí)語言或軟件工具能適合當(dāng)今復(fù)雜系統(tǒng)中所見的所有不同單元。語言和設(shè)計(jì)流程的選擇取決于客戶,有時(shí)取決于具體的工程師。因此,Xilinx開發(fā)了一套齊全的集成功能,以滿足客戶需求并提供最佳設(shè)計(jì)環(huán)境(見圖3)。

圖3:系統(tǒng)級(jí)到 設(shè)計(jì)流程

本文小結(jié)

另外,Xilinx正在斥巨資提供一套功能廣泛的高價(jià)值IP、電路板和參考設(shè)計(jì),以涵蓋射頻卡和基帶應(yīng)用中的許多關(guān)鍵部分,其中包括FFT/iFFT、調(diào)制、數(shù)字上下變頻和波峰系數(shù)的降低電路等。

這一重點(diǎn)舉措的一個(gè)例子是開發(fā)針對(duì)特定無線標(biāo)準(zhǔn)和架構(gòu)優(yōu)化的行業(yè)領(lǐng)先的高FEC功能,如Turbo編碼器和解碼器。正如我們?cè)诜治?GLTE延遲和Turbo解碼器流量要求時(shí)所示,F(xiàn)EC功能的硬件加速及其對(duì)系統(tǒng)架構(gòu)的作用在現(xiàn)代無線設(shè)備設(shè)計(jì)中是日漸緊要的當(dāng)務(wù)之需。

雖然一些專家級(jí)DSP處理器陸續(xù)以嵌入式模塊的形式集成這類功能,但是,從制訂出符合新無線標(biāo)準(zhǔn)的FEC功能參數(shù)到形成嵌入式加速模塊出現(xiàn)在硅片中,通常需要好幾個(gè)月。一旦實(shí)現(xiàn)了嵌入,也還會(huì)有遺留的難題,偶爾還會(huì)有嵌入式模塊中的功能并非都能按要求工作的局面出現(xiàn)。同時(shí),標(biāo)準(zhǔn)演化迅速,現(xiàn)標(biāo)準(zhǔn)中不時(shí)納入一些固定嵌入式模塊不能支持的新要求。

鑒于這些情況,設(shè)計(jì)人員需要靈活性。他們希望有能力迅捷地開發(fā)和部署FEC之類復(fù)雜基帶功能,然后根據(jù)現(xiàn)場(chǎng)試驗(yàn)的反饋和標(biāo)準(zhǔn)化工作的進(jìn)展去修改這些功能。或許他們希望加入自己的專有IP,以便在市場(chǎng)上顯示其解決方案別具一格。正因?yàn)槭窃谶@種情況下,設(shè)計(jì)人員不應(yīng)只考慮某提供商眼下提供的解決方案組合,還應(yīng)了解這些解決方案是否容易修改以及該提供商能夠提供哪種水平的支持和工具。


上一頁 1 2 3 下一頁

關(guān)鍵詞: FPGA 無線子系統(tǒng) 性能

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉