新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 模擬BIST的四項(xiàng)基本原則

模擬BIST的四項(xiàng)基本原則

作者: 時(shí)間:2012-02-12 來(lái)源:網(wǎng)絡(luò) 收藏
LEFT: 0px; PADDING-BOTTOM: 0px; MARGIN: 20px 0px 0px; COLOR: rgb(0,0,0); PADDING-TOP: 0px">  3.4 原則四

  模擬的最后原則是,必須通過(guò)與上下測(cè)試極限值的比較,將其結(jié)果輸出為一個(gè)數(shù)字測(cè)量值以及合格/不合格的比特。如果要將一個(gè)模擬的電壓結(jié)果送至片外做特性描述,它就可能遭到損壞,并且可能需要混合信號(hào)ATE。一個(gè)未在片上與極限值比較過(guò)的數(shù)字結(jié)果可能需要用ATE去捕捉和分析數(shù)字字,而不是單個(gè)比特,這就不能使用最常見(jiàn)的測(cè)試模式語(yǔ)言WGL(波形生成語(yǔ)言)和STIL(標(biāo)準(zhǔn)測(cè)試界面語(yǔ)言),以及很多低成本的測(cè)試儀。單有合格/不合格的結(jié)果將無(wú)法確定參數(shù)特性,也缺乏測(cè)量的可重復(fù)性,而這是設(shè)定測(cè)試極限的一個(gè)基本步驟。

  了解了這些基礎(chǔ)原則,就明白,實(shí)用PLL 既沒(méi)有采用模擬電路,也沒(méi)有使用延遲線,因此它對(duì)噪聲的敏感度弱于待測(cè)PLL。例如,PLL必須每納秒生成一個(gè)低抖動(dòng)邊沿,并盡量減小抖動(dòng)的累積。但是,PLL 可以用一個(gè)預(yù)測(cè)試的低抖動(dòng)時(shí)鐘對(duì)邊沿作欠采樣,時(shí)鐘通過(guò)幾個(gè)數(shù)字反相器傳送,這些反相器有快速的轉(zhuǎn)換性能,盡量減少附加的抖動(dòng)。

  如果沒(méi)有預(yù)測(cè)試的時(shí)鐘,則PLL可以對(duì)相同芯片上工作在一個(gè)略為異步頻率的其它PLL邊沿作采樣。獲得的抖動(dòng)測(cè)量結(jié)果是兩個(gè)抖動(dòng)水平之和;隨機(jī)抖動(dòng)不可能相互抵消。在一個(gè)直方圖中增加很多這類采樣,可以降低寄生噪聲的影響,并且以與任何干擾相同速率采樣,可以進(jìn)一步降低這種影響。

  4 模擬BIST的需求

  過(guò)去15年來(lái),很少有什么人提出的模擬BIST技術(shù)包含了上述所有原則。但所有這些原則都是BIST實(shí)用性與性價(jià)比的關(guān)鍵。開(kāi)發(fā)一種實(shí)用的模擬BIST已被證明有太高的挑戰(zhàn)性,但工程師們無(wú)疑將開(kāi)發(fā)出一些包含這 些原則的技術(shù),因?yàn)閷?duì)它們的需求在不斷增加。

  SoC中正在加入更多的系統(tǒng)模擬功能,有更多的管腳數(shù)和門數(shù),所有這些都推升了測(cè)試時(shí)間與測(cè)試成本。增加嵌入閃存會(huì)大大增加測(cè)試時(shí)間(遠(yuǎn)不止一分鐘),從而絕對(duì)需要多址的測(cè)試,這種要求又推動(dòng)了對(duì)低管腳接入以及更多模擬測(cè)試資源的需求。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: BIST 基本原則

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉