新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器(圖)

使用Verilog實(shí)現(xiàn)基于FPGA的SDRAM控制器(圖)

——
作者:電子科技大學(xué)電子工程學(xué)院 曹華 鄧彬 時(shí)間:2007-02-06 來源: 收藏
摘 要:介紹了sdram的特點(diǎn)和工作原理,提出了一種基于fpga的sdram控制器的設(shè)計(jì)方法,使用該方法實(shí)現(xiàn)的控制器可非常方便地對(duì)sdram進(jìn)行控制。
關(guān)鍵詞:sdram;控制器;verilog;狀態(tài)機(jī)

引言
---在基于fpga的圖象采集顯示系統(tǒng)中,常常需要用到大容量、高速度的。而在各種隨機(jī)件中,sdram的價(jià)格低、體積小、速度快、容量大,是比較理想的器件。但sdram的控制邏輯比較復(fù)雜,對(duì)時(shí)序要求也十分嚴(yán)格,使用很不方便,這就要求有一個(gè)專門的控制器,使系統(tǒng)用戶能很方便地操作sdram。為此,本文提出了一種基于fpga的sdram控制器的設(shè)計(jì)方法,并用verilog給于實(shí)現(xiàn),仿真結(jié)果表明通過該方法設(shè)計(jì)實(shí)現(xiàn)的控制器可以在fpga芯片內(nèi)組成如圖1所示的sdram接口,從而使得系統(tǒng)用戶對(duì)sdram的操作非常方便。

 

sdram簡介
 ---sdram器件的管腳分為控制信號(hào)、地址和數(shù)據(jù)三類。通常一個(gè)sdram中包含幾個(gè)bank,每個(gè)bank的存儲(chǔ)單元是按行和列尋址的。由于這種特殊的存儲(chǔ)結(jié)構(gòu),sdram有以下幾個(gè)工作特性。
● sdram的初始化
---sdram在上電100~200μs后,必須由一個(gè)初始化進(jìn)程來配置sdram的模式寄存器,模式寄存器的值決定著sdram的工作模式。
● 訪問存儲(chǔ)單元
---為減少i/o引腳數(shù)量,sdram復(fù)用地址線,所以在讀寫sdram時(shí),先由active命令激活要讀寫的bank,并鎖存行地址,然后在讀寫指令有效時(shí)鎖存列地址。一旦bank被激活后只有執(zhí)行一次預(yù)充命令后才能再次激活同一bank。
● 刷新和預(yù)充
---sdram的存儲(chǔ)單元可以理解為一個(gè)電容,總是傾向于放電,因此必須有定時(shí)的刷新周期以避免數(shù)據(jù)丟失。刷新周期可由(最小刷新周期



關(guān)鍵詞: 存儲(chǔ)器

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉