現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)
使用LabVIEW FPGA模塊設(shè)計(jì)IP核
- 對(duì)于利用LabVIEW FPGA實(shí)現(xiàn)RIO目標(biāo)平臺(tái)上的定制硬件的工程師與開發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計(jì)構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊?;谝呀?jīng)驗(yàn)證的設(shè)計(jì)進(jìn)行代碼模塊開發(fā),將使現(xiàn)有IP在未來應(yīng)
- 關(guān)鍵字: LabVIEW FPGA IP核 模塊設(shè)計(jì)
基于FPGA實(shí)現(xiàn)DSP與Rapid IO網(wǎng)絡(luò)互聯(lián)系統(tǒng)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP FPGA Rapid網(wǎng)絡(luò)
基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn)設(shè)計(jì)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP FPGA matlab Simulink環(huán)境
采用VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真
- 采用VHDL和發(fā)接復(fù)用器的SDH系統(tǒng)設(shè)計(jì)及FPGA仿真,針對(duì)目前國(guó)內(nèi)SDH系統(tǒng)中還沒有一個(gè)專門的E1分接復(fù)用芯征,本文介紹一種用高級(jí)硬件描述語言VHDL及狀態(tài)轉(zhuǎn)移圖完成該發(fā)接復(fù)用器的設(shè)計(jì)的新型設(shè)計(jì)方法及其FPGA實(shí)現(xiàn)。并給出了用Xilinx FoundaTIon tools EDA軟件設(shè)計(jì)的電路
- 關(guān)鍵字: 設(shè)計(jì) FPGA 仿真 系統(tǒng) SDH VHDL 復(fù)用器 采用
基于FPGA+DSP的HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能實(shí)現(xiàn)
- 基于FPGA+DSP的HDLC(高級(jí)數(shù)據(jù)鏈路控制)功能實(shí)現(xiàn),引言 HDLC的ASIC芯片使用簡(jiǎn)易,功能針對(duì)性強(qiáng),性能可靠,適合應(yīng)用于特定用途的大批量產(chǎn)品中。但由于HDLC標(biāo)準(zhǔn)的文本較多,ASIC芯片出于專用性的目的難以通用于不同版本,缺乏應(yīng)用靈活性。有的芯片公司還有自己的標(biāo)
- 關(guān)鍵字: 鏈路 控制 功能 實(shí)現(xiàn) 數(shù)據(jù) 高級(jí) FPGA DSP HDLC 基于
基于FPGA的ISA總線/MMи總線數(shù)據(jù)轉(zhuǎn)換電路設(shè)計(jì)
- 摘要:某型導(dǎo)彈測(cè)試設(shè)備控制總線為通用的ISA總線,而通信接口總線為非標(biāo)準(zhǔn)的MMи總線。在此以FPGA為核心設(shè)計(jì)了一種ISA總線/MMи總線轉(zhuǎn)換電路,該電路可以完成2種制式的數(shù)據(jù)和控制指令轉(zhuǎn)換。給出了轉(zhuǎn)換電路原理框圖、
- 關(guān)鍵字: FPGA ISA 總線 數(shù)據(jù)轉(zhuǎn)換
FPGA教學(xué):應(yīng)用與研究并重
- 問:您對(duì)“第三屆開源硬件及嵌入式大賽”的哪些作品印象較深? 答:一個(gè)就是浙大的“基于FPGA的M2M異構(gòu)虛擬化系統(tǒng)”設(shè)計(jì),一個(gè),還有太原理工大學(xué)?的AVS編碼FPGA實(shí)現(xiàn)。 問:這次比賽是否公平公正? 答:這個(gè)評(píng)選方式不是特別學(xué)術(shù)性的,有點(diǎn)是大家喜好的程度的海選。 問:就是理論性的東西評(píng)選的分值相對(duì)占的低了一些? 答:從最后的結(jié)果來看是這樣的。 問:是否應(yīng)該專家的分?jǐn)?shù)權(quán)重還要更高一點(diǎn)? 答:總的來說我覺得名次不是最重要的,
- 關(guān)鍵字: FPGA Xilinx 教育
基于FPGA和51單片機(jī)信號(hào)發(fā)生器設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:為了降低傳統(tǒng)函數(shù)信號(hào)發(fā)生器成本,改善函數(shù)信號(hào)發(fā)生器低頻穩(wěn)定性,本文結(jié)合FPGA和51單片機(jī)設(shè)計(jì)并實(shí)現(xiàn)了產(chǎn)生以0.596Hz頻率精度各種函數(shù)信號(hào)。函數(shù)信號(hào)頻率、波形、幅度由51單片機(jī)控制,并用LCD顯示函數(shù)信號(hào)相關(guān)
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 信號(hào)發(fā)生器 單片機(jī) FPGA 基于
現(xiàn)場(chǎng)可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473