首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)

現(xiàn)場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區(qū)

美國(guó)廠商眼中的熱點(diǎn)

  • 存儲(chǔ)器的市場(chǎng)驅(qū)動(dòng)力來(lái)自智能、連接和用戶界面(UI)。智能設(shè)備主要是處理功能,可以實(shí)現(xiàn)節(jié)能、進(jìn)行預(yù)防性的自檢、節(jié)省時(shí)間。連接的核心是智能網(wǎng)絡(luò)。UI(用戶界面)的核心是人機(jī)界面(HMI)的創(chuàng)新。
  • 關(guān)鍵字: 存儲(chǔ)器  嵌入式  FPGA  201206  

FPGA進(jìn)入硅片融合時(shí)代

  • FPGA在經(jīng)過(guò)了從上世紀(jì)90年代到2000年的快速發(fā)展、隨后短期的泡沫破裂、以及近幾年的平穩(wěn)增長(zhǎng)的發(fā)展階段,未來(lái)將會(huì)邁入硅片融合時(shí)代。
  • 關(guān)鍵字: Altera  FPGA  201206  

基于FPGA的移動(dòng)通信中卷積碼編碼器設(shè)計(jì)

  • 摘要:卷積碼是一種性能優(yōu)良的差錯(cuò)控制編碼。介紹了卷積碼編碼原理,基于FPGA利用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)了一個(gè)(2,1,9)卷積碼編碼器。給出了仿真結(jié)果,并在FPGA器件上驗(yàn)證實(shí)現(xiàn)。仿真及測(cè)試結(jié)果表明,達(dá)到了預(yù)期的設(shè)計(jì)
  • 關(guān)鍵字: 設(shè)計(jì)  編碼器  移動(dòng)通信  FPGA  基于  

基于FPGA的無(wú)線信道模擬器設(shè)計(jì)

  • 摘要:為了縮短研發(fā)周期,需要在實(shí)驗(yàn)室模擬出無(wú)線信道的各種傳播特性,無(wú)線信道模擬器設(shè)計(jì)必不可少。采用基于頻率選擇性信道Jakes仿真器模型,使用Xilinx公司的VIrtex-2p模擬實(shí)現(xiàn)了頻率選擇性衰落信道,最后將數(shù)據(jù)通
  • 關(guān)鍵字: FPGA  無(wú)線  信道模擬器    

FPGA的基本結(jié)構(gòu)

  • 一、FPGA的基本結(jié)構(gòu)FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專(zhuān)用硬核等。每個(gè)單元簡(jiǎn)介如下:1.可編程輸入/輸出單元(I/O單元)目前大
  • 關(guān)鍵字: FPGA  基本結(jié)構(gòu)    

FPGA電源需求中三種供電要求解析方案

  • 目前越來(lái)越多的家用電器從低速的撥號(hào)上網(wǎng)向?qū)拵Щヂ?lián)網(wǎng)接入或互聯(lián)網(wǎng)協(xié)議電視(IPTV)轉(zhuǎn)移,尤其是IPTV有望在中國(guó)獲得快速的發(fā)展。比較而言,IPTV的基礎(chǔ)設(shè)施成本相當(dāng)?shù)?,因?yàn)檫@種方法不需要銅軸電纜,而是采用DSL或?qū)拵ф?/li>
  • 關(guān)鍵字: FPGA  電源  供電  方案    

基于CPLD的多DSP及FPGA遠(yuǎn)程加載設(shè)計(jì)

  • 摘要:介紹了一種以CPLD為基礎(chǔ)的對(duì)多DSP和FPCA芯片實(shí)現(xiàn)程序遠(yuǎn)程更新、加載的設(shè)計(jì)方法。詳細(xì)分析了軟硬件架構(gòu)及具體實(shí)施方案,對(duì)以DSP+FPCA為架構(gòu)的信號(hào)處理模塊實(shí)現(xiàn)遠(yuǎn)程更新、加載,有重要的使用價(jià)值。
    關(guān)鍵詞:遠(yuǎn)程
  • 關(guān)鍵字: CPLD  FPGA  DSP  遠(yuǎn)程加載    

基于FPGA的DDS IP核設(shè)計(jì)

  • 摘要:以Altera公司的QuartusⅡ7.2作為開(kāi)發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計(jì),并給出基于Signal TapⅡ嵌入式邏輯分析儀的仿真測(cè)試結(jié)果。將設(shè)計(jì)的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟
  • 關(guān)鍵字: FPGA  DDS  IP核    

FPGA/CPLD中常見(jiàn)模塊設(shè)計(jì)精華集錦(一)

  • 一、智能全數(shù)字鎖相環(huán)的設(shè)計(jì)  1 引言  數(shù)字鎖相環(huán)路已在數(shù)字通信、無(wú)線電電子學(xué)及電力系統(tǒng)自動(dòng)化等領(lǐng)域中得到了極為廣泛的應(yīng)用。隨著集成電路技術(shù)的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整
  • 關(guān)鍵字: FPGA  CPLD  模塊設(shè)計(jì)  集錦    

基于FPGA的數(shù)字激光自動(dòng)功率控制系統(tǒng)設(shè)計(jì)

  • 摘要:半導(dǎo)體激光器的自動(dòng)功率控制是解決激光器閾值漂移的重要手段,本文設(shè)計(jì)了一個(gè)基于FPGA的數(shù)字激光自動(dòng)功率控制系統(tǒng),該控制系統(tǒng)主要由光電檢測(cè)、A/D轉(zhuǎn)換、SOC控制、APC判定、PWM反饋輸出及低通濾波幾個(gè)部分組成
  • 關(guān)鍵字: FPGA  數(shù)字激光  自動(dòng)功率控制  系統(tǒng)設(shè)計(jì)    

基于遺傳算法的組合邏輯電路設(shè)計(jì)的FPGA實(shí)現(xiàn)

  • 摘要:基于遺傳算法的組合邏輯電路的自動(dòng)設(shè)計(jì),依據(jù)給出的真值表,利用遺傳算法自動(dòng)生成符合要求的組合邏輯電路。由于遺傳算法本身固有的并行性,采用軟件實(shí)現(xiàn)的方法在速度上往往受到本質(zhì)是串行計(jì)算的計(jì)算機(jī)制約,因
  • 關(guān)鍵字: FPGA  算法  電路設(shè)計(jì)  組合邏輯    

基于ARM和FPGA的靶場(chǎng)破片測(cè)速系統(tǒng)的設(shè)計(jì)

  • 破片速度是戰(zhàn)斗部爆炸效能*估的一個(gè)重要參數(shù)。傳統(tǒng)的靶場(chǎng)破片測(cè)速系統(tǒng)多使用多路數(shù)據(jù)采集卡設(shè)置好的參數(shù)現(xiàn)場(chǎng)采集標(biāo)靶的試驗(yàn)波形,試驗(yàn)完成后再交由計(jì)算機(jī)進(jìn)行后期處理和解讀以獲取破片速度等參數(shù)。但隨著軍事科技的日
  • 關(guān)鍵字: FPGA  ARM  靶場(chǎng)破片測(cè)速  系統(tǒng)    

Altera發(fā)布最新版Quartus II開(kāi)發(fā)軟件

  • Altera公司(Nasdaq: ALTR)日前發(fā)布業(yè)界成熟可靠的最新版Quartus? II開(kāi)發(fā)軟件——對(duì)于FPGA設(shè)計(jì),性能和效能在業(yè)界首屈一指的軟件。Quartus II軟件12.0版進(jìn)一步提高了用戶的效能和性能優(yōu)勢(shì),例如,對(duì)于高性能28-nm設(shè)計(jì),編譯時(shí)間縮短了4倍。其他更新包括擴(kuò)展28-nm器件支持,初次支持Altera SoC FPGA,增強(qiáng)Qsys系統(tǒng)集成和DSP Builder工具,以及經(jīng)過(guò)改進(jìn)的知識(shí)產(chǎn)權(quán)(IP)內(nèi)核等。
  • 關(guān)鍵字: Altera  FPGA  Quartus  

Xilinx攜手科通啟動(dòng)Zynq-7000 EPP全國(guó)6地巡回專(zhuān)題研討會(huì)

  • 自賽靈思Zynq?-7000 EPP系列平臺(tái)發(fā)布以來(lái),其強(qiáng)大靈活的處理能力便受到廣大嵌入式工程師的矚目,為了早日將這一創(chuàng)新產(chǎn)品引入本土設(shè)計(jì),科通集團(tuán)現(xiàn)正式宣布聯(lián)手All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)聯(lián)合宣布將在全國(guó)六大城市舉辦“2012年賽靈思&科通全球首款可擴(kuò)展處理平臺(tái)—Zynq?-7000系列專(zhuān)題研討會(huì)”。6月 19日該研討會(huì)將從武漢拉開(kāi)帷幕,之后覆蓋上海、北京、成都、深圳、廣州。
  • 關(guān)鍵字: 賽靈思  FPGA  Zynq-7000  

基于C語(yǔ)言在FPGA上實(shí)現(xiàn)DSP的解決方案

  • 基于C語(yǔ)言在FPGA上實(shí)現(xiàn)DSP的解決方案,硬件設(shè)計(jì)者已經(jīng)開(kāi)始在高性能DSP的設(shè)計(jì)中采用FPGA技術(shù),因?yàn)樗梢蕴峁┍然赑C或者單片機(jī)的解決方法快上10-100倍的運(yùn)算量。以前,對(duì)硬件設(shè)計(jì)不熟悉的軟件開(kāi)發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢(shì),而如今基于C語(yǔ)言的方法可以讓
  • 關(guān)鍵字: DSP  解決方案  實(shí)現(xiàn)  FPGA  語(yǔ)言  基于  
共6399條 221/427 |‹ « 219 220 221 222 223 224 225 226 227 228 » ›|

現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473