首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

現(xiàn)場可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場可編程門陣列(fpga)技術(shù)社區(qū)

一種基于FPGA的UART 電路實(shí)現(xiàn)

  • 1 引 言  UART 即通用異步收發(fā)器,他廣泛使用串行數(shù)據(jù)傳輸協(xié)議。UART 功能包括微處理器接口、用于數(shù)據(jù)傳輸?shù)木彌_器(Buffer)、幀產(chǎn)生、奇偶校驗(yàn)、并串轉(zhuǎn)換,用于數(shù)據(jù)接收的緩沖器、幀產(chǎn)生、奇偶校驗(yàn)、串并轉(zhuǎn)換等。
  • 關(guān)鍵字: FPGA  UART  電路實(shí)現(xiàn)    

基于FPGA開發(fā)靜態(tài)無功補(bǔ)償控制器

  • “我們在NI CompactRIO平臺(tái)上開發(fā)的SVC全數(shù)字控制系統(tǒng),大大縮短了產(chǎn)品上市的時(shí)間又保證了系統(tǒng)的穩(wěn)定性。”挑戰(zhàn):電弧爐、軋鋼機(jī)等大型工業(yè)設(shè)備在為企業(yè)創(chuàng)造產(chǎn)值的同時(shí)也帶來了無功分量和高次諧波等危害,
  • 關(guān)鍵字: FPGA  無功補(bǔ)償  控制器    

汽車電子中的DSP和FPGA應(yīng)用概況

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  FPGA  汽車電子  

激光微加工系統(tǒng)及基于DSP+FPGA的控制單元設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 激光  DSP  FPGA  控制單元  

基于ARM+FPGA的重構(gòu)控制器設(shè)計(jì)

  • 基于ARM+FPGA的重構(gòu)控制器設(shè)計(jì), 可重構(gòu)技術(shù)是指利用可重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計(jì)方法。常規(guī)SRAM工藝的FPGA都可以實(shí)現(xiàn)重構(gòu),利用硬件復(fù)用原理,本文設(shè)計(jì)的可重構(gòu)控制器采用ARM核微控制器作為主控制器
  • 關(guān)鍵字: 控制器  重構(gòu)  設(shè)計(jì)  需求  不同  作為  FPGA  可以  靈活  系統(tǒng)  

基于FPGA的可編程衰減器設(shè)計(jì)

  • 引言可編程衰減器位于基站和終端之間,通過對射頻信號(hào)的衰減控制,實(shí)現(xiàn)對無線信號(hào)的模擬,從而實(shí)現(xiàn)對測試場景的模擬。可編程衰減器提供多個(gè)數(shù)控接口,從小到大可以構(gòu)建各個(gè)層次的測試網(wǎng)絡(luò)。所構(gòu)成的衰減矩陣通過模擬
  • 關(guān)鍵字: FPGA  可編程  衰減器    

X-fest研討會(huì)將于7月登陸亞洲

  • 安富利公司 (NYSE: AVT) 旗下安富利電子元件亞洲 (Avnet Electronics Marketing Asia)與賽靈思公司 (NASDAQ: XLX) 日前宣布啟動(dòng)亞洲區(qū)X-fest 研討會(huì)注冊。X-fest 是深受 FPGA、DSP 和嵌入式系統(tǒng)開發(fā)人員歡迎的、為期一天的培訓(xùn)活動(dòng)。
  • 關(guān)鍵字: 賽靈思  FPGA  X-fest  

基于FPGA技術(shù)的存儲(chǔ)器設(shè)計(jì)及其應(yīng)用

  • 基于FPGA技術(shù)的存儲(chǔ)器設(shè)計(jì)及其應(yīng)用,復(fù)雜可編程邏輯器件—FPGA技術(shù)在近幾年的電子設(shè)計(jì)中應(yīng)用越來越廣泛。FPGA具有的硬件邏輯可編程性、大容量、高速、內(nèi)嵌存儲(chǔ)陣列等特點(diǎn)使其特別適合于高速數(shù)據(jù)采集、復(fù)雜控制邏輯、精確時(shí)序邏輯等場合的應(yīng)用。而應(yīng)
  • 關(guān)鍵字: 及其  應(yīng)用  設(shè)計(jì)  存儲(chǔ)器  FPGA  技術(shù)  基于  

基于FPGA的圖像采集模塊設(shè)計(jì)

  • 基于FPGA的圖像采集模塊設(shè)計(jì),1 引言  圖像采集是圖像處理的前提。圖像采集卡是常用的圖像輸入設(shè)備,通常占用PC機(jī)總線的一個(gè)插槽。它主要包括圖像存儲(chǔ)器單元、CCD或CMOS攝像頭接口、PC機(jī)總線接口等。傳統(tǒng)的圖像采集卡大多數(shù)采用 PCI接口,這種圖
  • 關(guān)鍵字: 模塊  設(shè)計(jì)  采集  圖像  FPGA  基于  

FPGA的高速多通道數(shù)據(jù)采集控制器IP核設(shè)計(jì)

  • FPGA的高速多通道數(shù)據(jù)采集控制器IP核設(shè)計(jì),隨著可編程邏輯器件的不斷進(jìn)步和發(fā)展,F(xiàn)PGA在嵌入式系統(tǒng)中發(fā)揮著越來越重要的作用。本文介紹的在電能質(zhì)量監(jiān)測系統(tǒng)中信號(hào)采集模塊控制器的 IP核,是采用硬件描述語言來實(shí)現(xiàn)的。首先它是以ADS8364芯片為控制對象,結(jié)合
  • 關(guān)鍵字: IP  設(shè)計(jì)  控制器  數(shù)據(jù)采集  高速  通道  FPGA  

采用FPGA解決通信接口問題

  • 采用FPGA解決通信接口問題,引言

    在過去兩年里,用于消除IC、電路板和系統(tǒng)之間數(shù)據(jù)傳輸瓶頸的接口標(biāo)準(zhǔn)層出不窮,本文將考評通信應(yīng)用標(biāo)準(zhǔn)部件的某些最流行的標(biāo)準(zhǔn),并研究眾多新標(biāo)準(zhǔn)出現(xiàn)的原因,此外還探討設(shè)計(jì)者可如何解決互用性的難題。

    新興
  • 關(guān)鍵字: 接口  問題  通信  解決  FPGA  采用  

基于FPGA的中文字符顯示的VHDL程序

  • 基于FPGA的中文字符顯示的VHDL程序,--文件名:lcd_driver.vhd?! ?-功能:FGAD驅(qū)動(dòng)LCD顯示中文字符“年”?! ?-最后修改日期:2004.3.24?! ibrary IEEE;  use IEEE.STD_LOGIC_1164.ALL;  use IEEE.STD_LOGIC_ARITH.ALL;  use
  • 關(guān)鍵字: VHDL  程序  顯示  字符  FPGA  中文  基于  

用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程

  • 用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程,用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程為:  1.文本編輯:用任何文本編輯器都可以進(jìn)行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件  2.功能仿真:將文件調(diào)入HDL仿真
  • 關(guān)鍵字: 完整  流程  PLD/FPGA  開發(fā)  語言  VHDL/VerilogHD  

基于FPGA的LED電視動(dòng)態(tài)背光系統(tǒng)設(shè)計(jì)

  • 基于FPGA的LED電視動(dòng)態(tài)背光系統(tǒng)設(shè)計(jì),本文設(shè)計(jì)一款基于FPGA(現(xiàn)場可編程門陣列)的液晶電視動(dòng)態(tài)背光系統(tǒng),采用LED側(cè)背光方式,符合當(dāng)前液晶電視LED背光應(yīng)用主流?! ‰娨晞?dòng)態(tài)背光  以往的電視機(jī)主板將圖像信號(hào)通過LVDS(LowVoltageDifferentialSignal,低
  • 關(guān)鍵字: 背光  系統(tǒng)  設(shè)計(jì)  動(dòng)態(tài)  電視  FPGA  LED  基于  

基于FPGA的IPV6數(shù)字包的分離與封裝的實(shí)現(xiàn)

  • 基于FPGA的IPV6數(shù)字包的分離與封裝的實(shí)現(xiàn),筆者在參加國家“863”重大專題項(xiàng)目“高速密碼芯片及驗(yàn)證平臺(tái)系統(tǒng)”的過程中,遇到了將IPV6數(shù)據(jù)包的包頭和數(shù)據(jù)部分拆開,然后在數(shù)據(jù)部分送密碼芯片進(jìn)行加/解密處理,最后再將處理后的數(shù)據(jù)部分與
  • 關(guān)鍵字: 封裝  實(shí)現(xiàn)  分離  數(shù)字  FPGA  IPV6  基于  
共6399條 224/427 |‹ « 222 223 224 225 226 227 228 229 230 231 » ›|

現(xiàn)場可編程門陣列(fpga)介紹

您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473