首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> asic ip核

MC8051 IP核基本結(jié)構(gòu)及原理

  • MC8051是與MCS一5l系列微處理器指令集完全兼容的8位嵌入式微處理器,通過芯核重用技術(shù),可廣泛應(yīng)用在一些面積要 ...
  • 關(guān)鍵字: MC8051  IP核  基本結(jié)構(gòu)  

AMD成立半訂制業(yè)務(wù)部門 搶客制化ASIC市場

  •   美商超微(AMD)宣布正式成立半訂制業(yè)務(wù)部門(Semi-CustomBusinessUnit,SCBU),基于超微在中央處理器、繪圖芯片核心、多媒體等領(lǐng)域龐大的知識產(chǎn)權(quán)(IP),將針對客戶需求訂制專屬的特殊應(yīng)用芯片(ASIC)。   AMD已經(jīng)拿下索尼PS4、微軟Xbox720等新款游戲機(jī)ASIC訂單,未來也將搶進(jìn)智能電視及機(jī)頂盒等市場,對于國內(nèi)設(shè)計(jì)服務(wù)及ASIC廠來說,將帶來不小的競爭壓力。   AMD早在一年多前就已公開討論進(jìn)入ASIC市場的策略理念,SCBU部門在去年底就已經(jīng)組成,而超微現(xiàn)在
  • 關(guān)鍵字: AMD  處理器  ASIC  

QUARTUS II中IP核的調(diào)用方法(圖文詳解)

  • 很多人都說QUARYUSII中的IP核是收費(fèi)的,不可以直接用的,其實(shí)不然,下面我以FIR濾波器的核的使用來給大家介紹IP核 ...
  • 關(guān)鍵字: QUARTUS  II  IP核  調(diào)用方法  

基于多IP核復(fù)用SoC芯片的可靠性研究

  • 1 引言隨著半導(dǎo)體工藝技術(shù)的發(fā)展, 愈來愈復(fù)雜的IP核可集成到單顆芯片上, SoC (片上系統(tǒng))技術(shù)正是在集成電路( IC) 向集成系統(tǒng)( IS)轉(zhuǎn)變的大方向下產(chǎn)生的。采用SoC 技術(shù), 可將微處理器、模擬IP核、數(shù)字IP核和存儲器等集
  • 關(guān)鍵字: SoC  IP核  芯片  可靠性研究    

基于Altera浮點(diǎn)IP核實(shí)現(xiàn)浮點(diǎn)矩陣相乘運(yùn)算的改進(jìn)設(shè)

  • 嵌入式計(jì)算作為新一代計(jì)算系統(tǒng)的高效運(yùn)行方式,應(yīng)用于多個高性能領(lǐng)域,如陣列信號處理、核武器模擬、計(jì)算流體動力學(xué)等。在這些科學(xué)計(jì)算中,需要大量的浮點(diǎn)矩陣運(yùn)算。而目前已實(shí)現(xiàn)的浮點(diǎn)矩陣運(yùn)算是直接使用VHDL語言編
  • 關(guān)鍵字: Altera  浮點(diǎn)  IP核  點(diǎn)矩陣    

一種紅外解碼IP核在SoPC系統(tǒng)中的設(shè)計(jì)與實(shí)現(xiàn)

  • 0 引言紅外通信作為一種簡便的無線通信技術(shù)在電子設(shè)備中具有廣泛的應(yīng)用。它的主要優(yōu)點(diǎn)是無需專門申請?zhí)囟l率的使用執(zhí)照;具有移動通信設(shè)備所必需的體積小,功率低的特點(diǎn);傳輸速率適合家庭和辦公室使用的網(wǎng)絡(luò);信號無干
  • 關(guān)鍵字: SoPC  紅外解碼  IP核  系統(tǒng)    

GPIB控制器軟件的IP核設(shè)計(jì)

  • 隨著網(wǎng)絡(luò)技術(shù)與通信技術(shù)的高速發(fā)展,測試儀器和測試技術(shù)發(fā)生了革命性變化,“網(wǎng)絡(luò)就是儀器”確切地概括了測試儀器間的網(wǎng)絡(luò)化發(fā)展趨勢。組建網(wǎng)絡(luò)化測試系統(tǒng)不僅能實(shí)現(xiàn)資源共享,而且組建系統(tǒng)方便,還可提高
  • 關(guān)鍵字: GPIB  控制器  IP核  軟件    

AES加解密算法IP核的設(shè)計(jì)與實(shí)現(xiàn)

  • 計(jì)算機(jī)科學(xué)技術(shù)中的數(shù)據(jù)加密是信息安全的重要手段。Rijndael加密算法由比利時密碼學(xué)家JoanDaemen和VincentRijmen發(fā)明的一種迭代型分組加密算法,2000年被確定為美高級加密標(biāo)準(zhǔn)AES的最終算法。本文通過對AES算法的流程
  • 關(guān)鍵字: AES  加解密  IP核  算法    

ASIC都去哪兒了?

  • 上周在看了我的朋友Dave Jones拆解一臺舊的Fluke 91 ScopeMeter DSO(數(shù)字采樣示波器)的視頻時,我突然發(fā)現(xiàn),這款有20年歷史的測試設(shè)備標(biāo)志著ASIC設(shè)計(jì)歷時10年的衰落正開始顯著加速。
  • 關(guān)鍵字: 賽靈思  ASIC  ASSP  ARM  

基于SOPC的異步串行通信IP核設(shè)計(jì)

  • 隨著嵌入式技術(shù)的發(fā)展,基于SoPC技術(shù)的嵌入式系統(tǒng)所具有的軟硬件可裁減、可擴(kuò)充、可升級以及可在線修改的特點(diǎn)越來越受到人們的重視。SoPC系統(tǒng)通常具有以下基本特征:采用大容量可編程邏輯器件來實(shí)現(xiàn),單芯片、低功耗
  • 關(guān)鍵字: SOPC  IP核  異步串行通信    

富士通半導(dǎo)體獲海思半導(dǎo)體策略ASIC合作

  •   富士通半導(dǎo)體(上海)有限公司于日前宣布其獲得海思半導(dǎo)體策略ASIC合作伙伴榮譽(yù)。富士通的高速IP解決方案和ASIC設(shè)計(jì)服務(wù),是海思授予其這一榮譽(yù)的關(guān)鍵所在。   由于不斷升級的處理速度和越來越復(fù)雜的調(diào)制解調(diào)算法,現(xiàn)代通信芯片往往會集成數(shù)億個同時工作的晶體管和超高速的模擬互聯(lián)IP。而在這樣的芯片上,領(lǐng)先工藝所帶來的物理設(shè)計(jì)收斂會變得越來越困難,片上巨大規(guī)模的數(shù)字電路對超高速模擬IP的串?dāng)_也變得越來越明顯,如何在很短的設(shè)計(jì)周期內(nèi)去盡可能的定義和優(yōu)化全芯片的低功耗策略,如何協(xié)同考慮封裝設(shè)計(jì)來包容超高的功耗
  • 關(guān)鍵字: 富士通  ASIC  半導(dǎo)體  

基于SOPC的觸控屏控制器IP核設(shè)計(jì)

  • 可編程片上系統(tǒng)(SOPC)是一種特殊的嵌入式系統(tǒng),它設(shè)計(jì)方式靈活,具備軟硬件在系統(tǒng)可編程功能。SOPC在設(shè)計(jì)上...
  • 關(guān)鍵字: SOPC  觸控屏控制器  IP核  

中國汽車半導(dǎo)體市場年末反彈

  •   據(jù)IHS iSuppli公司的中國研究報(bào)告,盡管需求比前幾年放緩,但2012年中國汽車半導(dǎo)體市場仍有望強(qiáng)勁增長9.7%。政府激勵措施在第四季度促進(jìn)了中國汽車市場的增長。   今年中國汽車半導(dǎo)體市場營業(yè)收入預(yù)計(jì)達(dá)到41億美元,高于2011年的38億美元。明年,中國總體汽車半導(dǎo)體營業(yè)收入將增長12%,達(dá)到46億美元。2011-2016年,中國汽車半導(dǎo)體市場的復(fù)合年度增長率將達(dá)11%,如圖所示。    ?   圖:中國汽車半導(dǎo)體市場營業(yè)收入預(yù)測   這種增長令人鼓舞。中國消費(fèi)者要求汽
  • 關(guān)鍵字: 汽車  半導(dǎo)體  ASIC  

基于UART的智能卡接口IP核設(shè)計(jì)

  • 分析了UART核的結(jié)構(gòu)和智能卡的傳輸協(xié)議,提出一種基于UART核的智能卡接口IP核的設(shè)計(jì)。該設(shè)計(jì)以成熟的UART核為基礎(chǔ),無需編寫異步串口的時序與接口邏輯,僅在串口核中增加收發(fā)緩沖器和協(xié)議處理等模塊,減少了工作量并縮短了開發(fā)周期。最后對所設(shè)計(jì)的IP核進(jìn)行仿真和實(shí)際測試,結(jié)果表明該IP核設(shè)計(jì)正確,運(yùn)行穩(wěn)定,適合在多卡系統(tǒng)中應(yīng)用。
  • 關(guān)鍵字: UART  IP核  智能卡  接口    

Cadence合成技術(shù)為Renesas微系統(tǒng)公司加快生產(chǎn)時間

  • 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè) Cadence 設(shè)計(jì)系統(tǒng)公司 (NASDAQ:CDNS) 日前宣布 Renesas 微系統(tǒng)有限公司已采用 Cadence? Encounter? RTL Compiler 用于綜合實(shí)現(xiàn),尤其是將復(fù)雜 ASIC 設(shè)計(jì)的芯片利用率提高了 15%,面積減少了 8.4%,加速了實(shí)現(xiàn)周期并降低了成本。
  • 關(guān)鍵字: Cadence  Renesas  微系統(tǒng)  ASIC  
共677條 17/46 |‹ « 15 16 17 18 19 20 21 22 23 24 » ›|

asic ip核介紹

您好,目前還沒有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng)建詞條

asic ip核專欄文章

更多

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473