首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> avant fpga

基于FPGA的多按鍵狀態(tài)識別系統(tǒng)設(shè)計

  • 為了實(shí)時獲取生產(chǎn)線上大量按鍵并發(fā)動作狀態(tài),提出一種基于FPGA的多按鍵狀態(tài)識別系統(tǒng)設(shè)計。該系統(tǒng)設(shè)計采用VHDL語言描述,有效地解決遠(yuǎn)距離、分散、多鍵并發(fā)狀態(tài)識別問題,并減小電路板面積和單片機(jī)的信號連接,易于對大量按鍵并發(fā)輸入操作。給出了該系統(tǒng)設(shè)計方案的硬件電路設(shè)計和仿真結(jié)果。該設(shè)計已成功應(yīng)用于某項(xiàng)目中。
  • 關(guān)鍵字: FPGA  多按鍵  識別  系統(tǒng)設(shè)計    

FPGA 設(shè)計工具視點(diǎn)

  • 系統(tǒng)設(shè)計的理念需要集成不同領(lǐng)域的技術(shù)知識,在FPGA中更好地利用資源。隨著應(yīng)用對DSP功能的依賴程度越來越高,我們可讓處理器充分利用加速器的作用,從而大幅提高性能。
  • 關(guān)鍵字: FPGA  設(shè)計工具    

互聯(lián)網(wǎng)搜索碳排放量7克/次 新技術(shù)提速耗能低

  •   英國格拉斯哥大學(xué)8月31日發(fā)布消息稱,該??茖W(xué)家通過使用現(xiàn)場可編程邏輯門陣列(FPGA)芯片系統(tǒng),能夠以高出目前標(biāo)準(zhǔn)處理器20倍的速度完成文檔檢索,可大幅降低使用網(wǎng)絡(luò)搜索的碳排放量,從而向構(gòu)建“綠色節(jié)能網(wǎng)絡(luò)”又邁進(jìn)一步。   現(xiàn)代互聯(lián)網(wǎng)的使用已經(jīng)離不開搜索引擎,而搜索引擎的使用會消耗大量能源,造成巨大的碳排放量。運(yùn)行用戶計算機(jī)需要電力,運(yùn)行遍布世界各地的服務(wù)器和控制龐大的數(shù)據(jù)中心的溫度更要消耗大量的電力。谷歌稱,通過谷歌搜索引擎的每一次搜索會產(chǎn)生0.2克的二氧化碳排放量,而美
  • 關(guān)鍵字: 賽靈思  FPGA  

基于Actel FPGA的PWM IP的應(yīng)用

  •   脈沖寬度調(diào)制(PWM)是英文“Pluse Width Modulation”的縮寫,簡稱脈寬調(diào)制。它是利用微處理器的數(shù)字輸出來對模擬電路進(jìn)行控制的一種非常有效的技術(shù),根據(jù)相應(yīng)的載荷的變化來調(diào)制晶體管柵極或基極的偏置,來實(shí)現(xiàn)開關(guān)穩(wěn)壓電源輸出晶體管或晶體管導(dǎo)通時間的改變。這種方式能使電源的輸出電壓在工作條件變化時保持恒定,廣泛應(yīng)用于測量、通信、功率控制與變化等許多領(lǐng)域。   Actel公司免費(fèi)提供PWM IP核:CorePWM。CorePWM是基于APB總線形式的,它的優(yōu)點(diǎn)是可以
  • 關(guān)鍵字: Actel  FPGA  PWM  IP  200909  

晶圓代工大客戶砍單力道不輕 臺積電、聯(lián)電4Q成長籠罩陰霾

  •   臺積電于日前召開業(yè)務(wù)會議,對于2009年第4季客戶投單狀況已更趨明朗,由于手機(jī)芯片客戶高通(Qualcomm)及FPGA(Field-Programmable Gate Arrays)芯片大客戶賽靈思(Xilinx)、Altera紛縮減第4季訂單,使得臺積電、聯(lián)電對于第4季營收成長幅度趨于謹(jǐn)慎觀望,而在主流成熟制程方面,LCD驅(qū)動IC客戶包括奇景、聯(lián)詠已停止向晶圓代工廠增加訂單,顯示LCD終端需求恐已呈現(xiàn)疲軟、甚至有崩盤之虞。   臺積電全球業(yè)務(wù)會議日前召開,由于客戶近期紛與臺積電敲定第4季最新投片
  • 關(guān)鍵字: Qualcomm  手機(jī)芯片  FPGA  晶圓代工  

TI將數(shù)字電源管理成功應(yīng)用于新一代Xilinx FPGA設(shè)計

  •   日前,德州儀器 (TI) 宣布,Xilinx 在其最新 Virtex®-6 ML605 現(xiàn)場可編程門陣列 (FPGA) 評估套件中采用 TI 電源管理技術(shù)簡化電源設(shè)計。TI Fusion Digital Power™ 控制器可為 FPGA 用戶提供高級電源管理功能以及高度的設(shè)計靈活性,可實(shí)時監(jiān)控電源系統(tǒng)的工作情況。   Xilinx 平臺市場營銷總監(jiān) Brent Przybus 指出:“隨著 FPGA 設(shè)計的日益復(fù)雜化,具有精確電流監(jiān)控功能的智能電源管理解決方案的需求
  • 關(guān)鍵字: TI  Virtex  FPGA  電源管理  

基于FPGA的多通道同步數(shù)據(jù)采集存儲系統(tǒng)

  • 1 引言
    在現(xiàn)代信號處理系統(tǒng)中,多通道數(shù)據(jù)采集存儲系統(tǒng)廣泛應(yīng)用于各種商用以及工業(yè)領(lǐng)域中,特別是在艦上系統(tǒng)、彈上設(shè)備及艦上部分系統(tǒng)中,往往產(chǎn)生寬帶信號或上升沿下降沿較陡的模擬信號。對這樣的模擬信號往往
  • 關(guān)鍵字: FPGA  多通道  存儲系統(tǒng)  同步數(shù)據(jù)采集    

賽靈思目標(biāo)設(shè)計平臺方案獲行業(yè)高度認(rèn)可

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. ) 今天宣布,在8月28日成都舉辦的“2009中國FPGA產(chǎn)業(yè)發(fā)展論壇”上,《中國電子報》把“2009 FPGA最佳產(chǎn)品獎”授予賽靈思目標(biāo)設(shè)計平臺(Target Design Platform, 簡稱TDP),對該平臺在幫助客戶大幅縮短研發(fā)周期,輕松實(shí)現(xiàn)創(chuàng)新設(shè)計并大大增強(qiáng)客戶競爭力方面的突出優(yōu)勢,給予了充分的肯定。   “賽靈思公司推出的目標(biāo)設(shè)計平臺,給FPGA產(chǎn)品賦予了新
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  DSP  Spartan-6  

優(yōu)勢劣勢同樣明顯 FPGA力爭市場主力地位

  •   盡管FPGA(現(xiàn)場可編程門陣列)從誕生至今只有20多年的歷史,但作為一個新興產(chǎn)業(yè),F(xiàn)PGA已經(jīng)取得了輝煌的成就。8月28日,中國電子報社在成都舉辦了“2009中國FPGA產(chǎn)業(yè)發(fā)展論壇”,F(xiàn)PGA企業(yè)的代表、系統(tǒng)企業(yè)的代表、市場調(diào)研公司的分析師以及關(guān)注FPGA產(chǎn)業(yè)的各界人士共聚一堂,熱烈探討FPGA產(chǎn)業(yè)的發(fā)展現(xiàn)狀和未來趨勢。   靈活性凸顯FPGA優(yōu)勢   從工藝技術(shù)來看,和CPU一樣,F(xiàn)PGA始終走在半導(dǎo)體產(chǎn)業(yè)的前列,如今已躋身40納米陣營;就應(yīng)用領(lǐng)域而言,F(xiàn)PGA已從最初
  • 關(guān)鍵字: Actel  FPGA  在LCDTV  

基于FPGA的兩路視頻同步播放系統(tǒng)的設(shè)計

  • 1、引言
    如圖 1所示,兩臺攝像機(jī)C1、C2分別對具有部分重疊區(qū)域的景物進(jìn)行拍攝。在 t1時刻拍攝,得到了圖像A1、B1;在下一時刻t2,得到了圖像A2、B2。
    在同一屏幕上重現(xiàn)原圖像時,必須保證兩個播放器依次同時播放圖
  • 關(guān)鍵字: FPGA  視頻  同步播放  系統(tǒng)    

SOPC技術(shù)在視覺測量中的設(shè)計方案與應(yīng)用

  • 1引言視覺測量技術(shù)是以機(jī)器視覺技術(shù)為基礎(chǔ),融合電子技術(shù)、計算機(jī)技術(shù)、近景攝影測量技術(shù)、圖像處理...
  • 關(guān)鍵字: SOPC  FPGA  視覺測量  

基于單片機(jī)和FPGA的多功能計數(shù)器的設(shè)計

  • 1 引言
    頻率、周期、相位是交流信號的3大要素。一般情況下,分析交流信號需研究其頻率與相位,而周期可直接由頻率計算。對于正弦信號的頻率、相位測量準(zhǔn)確度的要求不斷提高,而隨著電子技術(shù)的發(fā)展,對其測量方法
  • 關(guān)鍵字: 計數(shù)器  設(shè)計  多功能  FPGA  單片機(jī)  基于  

基于FPGA的DES加密算法的高性能實(shí)現(xiàn)

  • 在分析DES算法原理的基礎(chǔ)上,詳細(xì)闡述一種基于VHDL描述、FPGA實(shí)現(xiàn)的DES加密算法系統(tǒng)的設(shè)計和仿真結(jié)果。該系統(tǒng)采用了一種基于子密鑰預(yù)先計算的新型流水線設(shè)計方案,克服了傳統(tǒng)DES流水線實(shí)現(xiàn)方式的缺點(diǎn),使系統(tǒng)的密鑰可動態(tài)刷新.并在硬件資源消耗有所降低的情況下,進(jìn)一步提高系統(tǒng)的處理速度,系統(tǒng)最高時鐘頻率為222.77 MHz.信息加密的速度為14.26 Gb/s,是最快軟件實(shí)現(xiàn)方式的112倍。同時系統(tǒng)還具有設(shè)計靈活,可靠性高,可重用性強(qiáng).升級方便等特點(diǎn)。
  • 關(guān)鍵字: FPGA  DES  加密算法  性能    

基于FPGA技術(shù)的模擬雷達(dá)信號的設(shè)計與實(shí)現(xiàn)

  • 前言FPGA(現(xiàn)場可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結(jié)合...
  • 關(guān)鍵字: FPGA  模擬雷達(dá)信號  

流水線技術(shù)在基于FPGA的DSP運(yùn)算中的應(yīng)用

  • 在數(shù)字信號處理(DSP)領(lǐng)域,需要處理的數(shù)據(jù)量很大,并且實(shí)時性要求很高。傳統(tǒng)的DSP設(shè)計方法主要有采用固定功...
  • 關(guān)鍵字: 流水線技術(shù)  FPGA  DSP  運(yùn)算  
共6369條 345/425 |‹ « 343 344 345 346 347 348 349 350 351 352 » ›|

avant fpga介紹

您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473