首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

通過LabVIEW FPGA加速嵌入式系統(tǒng)原型化的過程

  • 嵌入式系統(tǒng)的發(fā)展趨勢 嵌入式系統(tǒng)一般是指一個獨(dú)立且具有專門用途的系統(tǒng),隨著半導(dǎo)體技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)正在滲入現(xiàn)代社會的各個方面,被廣泛應(yīng)用于航空航天、通信設(shè)備、消費(fèi)電子、工業(yè)控制、汽車、船舶等領(lǐng)域。巨大的市場需求推動了嵌入式系統(tǒng)向更高的技術(shù)水平發(fā)展。 嵌入式系統(tǒng)的開發(fā)流程,一般可以分為三個階段:設(shè)計(jì),原型化及發(fā)布。設(shè)計(jì)主要是對產(chǎn)品本身以及其中牽涉到的算法、概念進(jìn)行設(shè)計(jì),原型化是對設(shè)計(jì)的可行性進(jìn)行驗(yàn)證或評估,發(fā)布是產(chǎn)品的最終實(shí)現(xiàn)。大部分情況下,整個開發(fā)流程中需要牽涉到多種軟件開發(fā)工具。比如在設(shè)
  • 關(guān)鍵字: FPGA  LabVIEW  單片機(jī)  嵌入式系統(tǒng)  系統(tǒng)原型化  

Altera發(fā)售可量產(chǎn)的Stratix II GX FPGA

  •     Altera公司(NASDAQ:ALTR)今天宣布開始發(fā)售其可量產(chǎn)的Stratix® II GX FPGA。高密度Stratix II GX系列提供20個工作范圍在600Mbps至6.375Gbps的低功耗收發(fā)器,串行鏈路總鏈接能力達(dá)到前所未有的127Gbps。用戶現(xiàn)在可以使用Stratix II GX FPGA來設(shè)計(jì)生產(chǎn)多吉比特互聯(lián)系統(tǒng),滿足甚至超越其性能和信號完整性規(guī)范。隨著E
  • 關(guān)鍵字: Altera  FPGA  GX  II  Stratix  單片機(jī)  嵌入式系統(tǒng)  

LambdaPRO 3支持XILINX Virtex-4 FX FPGA

  • 2006年11月,LambdaPRO 3成功實(shí)現(xiàn)了對XILINX公司內(nèi)嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶可以在Virtex-4 FX FPGA上開發(fā)基于DeltaOS的嵌入式系統(tǒng)。 Virtex-4 FX FPGA是XILINX公司推出的高性能FPGA,設(shè)備具有如下特點(diǎn):     高性能;    &
  • 關(guān)鍵字: FPGA  XILINX  單片機(jī)  嵌入式系統(tǒng)  

FPGA給汽車電子帶來新機(jī)遇

  • 今天,汽車電子領(lǐng)域在好幾個方面呈現(xiàn)出持續(xù)增長的勢頭;其中包括汽車型款的推陳出新、車型的平均壽命逐漸縮短,以及換車的原因并非出于性能下降,而是因?yàn)橄M(fèi)者的喜好。 其它加促了汽車電子發(fā)展的原因,還有:技術(shù) - 隨著半導(dǎo)體技術(shù)進(jìn)步,元件的成本得以下降;市場競爭-汽車制造商越來越多地將電子器件作為其競爭的優(yōu)勢或武器;性能-電子產(chǎn)品可用來優(yōu)化汽油消耗和提高引擎性能;法規(guī)要求–法例規(guī)定在點(diǎn)火器和引擎控制系統(tǒng)中使用的電子器件必須有助于減少排放;安全性-安全功能如氣囊、ABS系統(tǒng)及應(yīng)急呼叫系統(tǒng)等現(xiàn)已成為開拓市場的工具
  • 關(guān)鍵字: FPGA  汽車電子  汽車電子  

賽靈思在華首發(fā)成本最低的I/O優(yōu)化FPGA SPARTAN-3A平臺

  •   賽靈思推出Spartan™-3A系列I/O優(yōu)化現(xiàn)場可編程門陣列(FPGA)平臺。這一平臺是對低成本、大規(guī)模應(yīng)用的新一代Spartan-3系列產(chǎn)品的擴(kuò)展。SPARTAN-3A平臺為相對于邏輯密度而言更注重I/O數(shù)量與功能的應(yīng)用提供了一個成本更低的解決方案。Spartan-3A FPGA支持業(yè)界最廣泛的I/O標(biāo)準(zhǔn)(26種),具備獨(dú)特的電源管理、配置功能以及防克隆(anti-cloning)安全優(yōu)勢,可以為消費(fèi)和工業(yè)領(lǐng)域中的新型大規(guī)模應(yīng)用,如顯示屏接口、視頻/調(diào)諧器板接口和視頻交換,提
  • 關(guān)鍵字: FPGA  I/O優(yōu)化  SPARTAN-3A  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

[DSP/FPGA]DSP學(xué)習(xí)進(jìn)階

  • 學(xué)習(xí)TI的各種DSP,本著循序漸進(jìn)的原則,可以分為多個層次。根據(jù)我多年開發(fā)DSP的經(jīng)驗(yàn),在這里總結(jié)一下各個層次的進(jìn)階:1、DSP2000(除了2812):進(jìn)階:標(biāo)準(zhǔn)C -> C和匯編混合編程說明:把DSP2000當(dāng)作單片機(jī)來玩就可以了,非常簡單。2、DSP5000(包括DSP2812)主要:標(biāo)準(zhǔn)C -> C和匯編混合編程 -> DSP/BIOS -> RF3說明:DSP5000是個中等產(chǎn)品,性能不高不低
  • 關(guān)鍵字: DSP  FPGA  

FPGA協(xié)同處理的優(yōu)勢

  • 摘要: 本文介紹的ESL技術(shù)為傳統(tǒng)的DSP系統(tǒng)設(shè)計(jì)人員提供了有效的FPGA的設(shè)計(jì)實(shí)現(xiàn)方法。關(guān)鍵詞: DSP;FPGA;ESL 傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語言開發(fā)的算法的高性能DSP平臺,正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品提供巨大的性能、功耗和成本優(yōu)勢。盡管優(yōu)勢如此明顯,但習(xí)慣于使用基于處理器的系統(tǒng)進(jìn)行設(shè)計(jì)的團(tuán)隊(duì),仍會避免使用FPGA,因?yàn)樗麄內(nèi)狈Ρ匾挠布寄埽瑏韺PGA用作協(xié)處理器(圖1)。不熟悉像VHDL和Verilog這樣
  • 關(guān)鍵字: 0611_A  DSP  ESL  FPGA  單片機(jī)  嵌入式系統(tǒng)  雜志_技術(shù)長廊  

FPGA進(jìn)入嵌入式領(lǐng)域,處理器內(nèi)核成關(guān)鍵

  • 全球FPGA整體市場最近幾年迅速擴(kuò)大,其中與嵌入式FPGA處理器相關(guān)的Design Win數(shù)量正在迅速增長,潛力巨大。就像打開潘多拉的盒子,有了可以運(yùn)行操作系統(tǒng)或?qū)崟r操作系統(tǒng)的處理器內(nèi)核,相信FPGA正在真正意義上大規(guī)模進(jìn)入嵌入式設(shè)計(jì)領(lǐng)域。 從Xilinx、Altera到Actel、Lattice,F(xiàn)PGA提供商都已經(jīng)有可在FPGA邏輯模塊旁實(shí)現(xiàn)的“硬”核,或者可以直接在FPGA結(jié)構(gòu)中運(yùn)行的“軟” 核處理器。硬核的好處是能夠提供更快的數(shù)據(jù)處理能力,所謂軟核需要FPGA廠商提供的PLD軟件進(jìn)行配置,然后固
  • 關(guān)鍵字: 0611_A  FPGA  單片機(jī)  嵌入式系統(tǒng)  雜志_技術(shù)長廊  

賽靈思90nm FPGA平臺出貨量達(dá)2600萬片

  •  再創(chuàng)可編程邏輯器件行業(yè)新紀(jì)錄 賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX))在北京宣布:該公司90nm FPGA平臺出貨量達(dá)2600萬片,再一次刷新了可編程邏輯行業(yè)(PLD)新記錄。賽靈思包括Spartan™-3 和Virtex™-4 FPGA兩大旗艦產(chǎn)品系列在內(nèi)的90nm FPGA平臺廣受市場歡迎,以累計(jì)營收計(jì)算,在全球90nm FPGA市場上贏得了約70
  • 關(guān)鍵字: 90nm  FPGA  FPGA平臺  出貨量  單片機(jī)  嵌入式系統(tǒng)  賽靈思  

基于CPLD的雷達(dá)仿真信號設(shè)計(jì)實(shí)現(xiàn)

  • 引言 隨著新一代作戰(zhàn)飛機(jī)大量裝備現(xiàn)役,機(jī)載雷達(dá)設(shè)備的維修任務(wù)越來越繁重,現(xiàn)代化的仿真測試系統(tǒng)成為重要的維修設(shè)備。雷達(dá)信號的仿真又是測試系統(tǒng)中必不可少的。但采用函數(shù)/任意波發(fā)生器組成測試系統(tǒng),不僅增加系統(tǒng)成本,而且還給系統(tǒng)軟件設(shè)計(jì)增加不必要的負(fù)擔(dān)。為此,提出了一種基于CPLD的雷達(dá)仿真信號的實(shí)現(xiàn)方案,它能為機(jī)載雷達(dá)測試系統(tǒng)提供所需的多種典型的重頻脈沖及制導(dǎo)信號。 雷達(dá)仿真信號發(fā)生器的結(jié)構(gòu) 雷達(dá)仿真信號發(fā)生器主要由輸入輸出控制和產(chǎn)生仿真信號的CPLD芯片兩部分組成。輸入輸出控制信號是利用測試系統(tǒng)的
  • 關(guān)鍵字: CPLD  單片機(jī)  仿真信號  嵌入式系統(tǒng)  

基于TMS320VC33-150的聲探測系統(tǒng)設(shè)計(jì)

  • 引言被動聲源探測定位技術(shù)是一種利用聲學(xué)傳聲器陣列和電子裝置接收運(yùn)動目標(biāo)的輻射噪聲,以確定目標(biāo)所處位置的技術(shù)。本文正是基于聲探測技術(shù)原理和成熟的微電子技術(shù), 采用TI公司的32位浮點(diǎn)DSP芯片TMS320VC33-150來實(shí)現(xiàn)聲源目標(biāo)的探測定位算法,并輔之以ADC、CPLD、單片機(jī)等器件來實(shí)現(xiàn)聲源信號的采集、系統(tǒng)邏輯控制以及通信功能。對于數(shù)字電路的邏輯控制功能,本文選用了Altera公司的CPLD芯片EPM7128AETC100-10來實(shí)現(xiàn)。該芯片功耗低、資源豐富、內(nèi)部延時固定,有助于時序邏輯電路的設(shè)計(jì)。本
  • 關(guān)鍵字: CPLD  DSP  測量  測試  單片機(jī)  嵌入式系統(tǒng)  

基于FPGA的DDS調(diào)頻信號的研究與實(shí)現(xiàn)

  • 1 引言 直接數(shù)字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點(diǎn)。目前各大芯片制造廠商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能和多功能的DDS芯片,專用DDS芯片采用了特定工藝,內(nèi)部數(shù)字信號抖動很小,輸出信號的質(zhì)量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統(tǒng)的要求差距很大,這時如果用高性能的FPGA器件設(shè)計(jì)符合自己需要的DDS電路就是一個很好的解
  • 關(guān)鍵字: DDS  FPGA  單片機(jī)  調(diào)頻信號  嵌入式系統(tǒng)  

遠(yuǎn)程測控中嵌入式Web服務(wù)器的FPGA實(shí)現(xiàn)

  • 引 言    嵌入式系統(tǒng)是指被嵌入到各種產(chǎn)品或工程應(yīng)用中以微處理器或微控制器為核心的軟硬件系統(tǒng)。嵌入式系統(tǒng)與Internet技術(shù)相結(jié)合,形成的嵌入式Internet技術(shù)是近幾年隨著計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)的普及而發(fā)展起來的一項(xiàng)新興技術(shù)。工程技術(shù)人員、管理人員或調(diào)試人員通過Web而不用親臨現(xiàn)場就可以得到遠(yuǎn)程數(shù)據(jù),并對測控儀器進(jìn)行控制、校準(zhǔn)等工作。這里介紹利用嵌入式軟核處理器Nios II及廣泛應(yīng)用的嵌入式操作系統(tǒng)uClinux來實(shí)現(xiàn)電網(wǎng)參數(shù)的遠(yuǎn)程測控服務(wù)器的功能。 &
  • 關(guān)鍵字: FPGA  Web  單片機(jī)  工業(yè)控制  嵌入式系統(tǒng)  遠(yuǎn)程測控  工業(yè)控制  

基于DSP+FPGA的便攜數(shù)字存儲示波表設(shè)計(jì)

  • 本文提出了一種基于DSP+FPGA的嵌入式便攜數(shù)字存儲示波表的設(shè)計(jì)方案,充分利用微控制器技術(shù)和ASIC技術(shù)實(shí)現(xiàn)了嵌入式實(shí)時處理,很好地達(dá)到了體積小、重量輕、功能強(qiáng)、可靠性高的要求。
  • 關(guān)鍵字: FPGA  DSP  便攜  數(shù)字存儲    

使用FPGA和IP Core實(shí)現(xiàn)定制緩沖管理

  • 在通信網(wǎng)絡(luò)系統(tǒng)中,流量管理的核心是緩存管理、隊(duì)列管理和調(diào)度程序。本文結(jié)合使用FPGA及IP Core闡述緩存管理的結(jié)構(gòu)、工作原理及設(shè)計(jì)方法 目前硬件高速轉(zhuǎn)發(fā)技術(shù)的趨勢是將整個轉(zhuǎn)發(fā)分成兩個部分:PE(Protocol Engine,協(xié)議引擎)和TM(Traffic Management,流量管理)。其中PE完成協(xié)議處理,TM負(fù)責(zé)完成隊(duì)列調(diào)度、緩存管理、流量整形、QOS等功能,TM與轉(zhuǎn)發(fā)協(xié)議無關(guān)。 隨著通信協(xié)議的發(fā)展及多樣化,協(xié)議處理部分PE在硬件轉(zhuǎn)發(fā)實(shí)現(xiàn)方面,普遍采用現(xiàn)有的商用芯片NP(Network
  • 關(guān)鍵字: Core  FPGA  IP  單片機(jī)  嵌入式系統(tǒng)  通訊  網(wǎng)絡(luò)  無線  
共6998條 454/467 |‹ « 452 453 454 455 456 457 458 459 460 461 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473