cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA的精跟蹤系統(tǒng)
- 主要研究空間激光通信系統(tǒng)中精跟蹤技術(shù),根據(jù)精跟蹤系統(tǒng)的組成原理與工作原理,設(shè)計(jì)了一種輕小型化、智能化精跟蹤系統(tǒng),該系統(tǒng)以FPGA作為核心器件,完成光斑圖像采集、圖像濾波、光斑位置計(jì)算、數(shù)字控制補(bǔ)償函數(shù)及脫靶量的實(shí)時(shí)輸出等功能。同時(shí)系統(tǒng)可根據(jù)外部環(huán)境變化,自動(dòng)調(diào)整相機(jī)閾值、開窗口位置、積分時(shí)間。搭建試驗(yàn)系統(tǒng)完成精跟蹤實(shí)驗(yàn),實(shí)驗(yàn)表明系統(tǒng)可實(shí)現(xiàn)脫靶量實(shí)時(shí)輸出3 000 Hz以上,符合精跟蹤控制系統(tǒng)技術(shù)指標(biāo)要求。系統(tǒng)在像元分辨力為3μrad的情況下,實(shí)時(shí)跟蹤均方根值為1.17μrad,滿足空間激光通信對(duì)精跟蹤的要
- 關(guān)鍵字: 空間激光通信 精跟蹤技術(shù) FPGA
基于FPGA圖形字符加速的液晶顯示模塊
- 在傳統(tǒng)的工業(yè)控制應(yīng)用中,由于工業(yè)控制計(jì)算機(jī)中集成了高性能的顯卡,故通常采用工業(yè)控制計(jì)算機(jī)+液晶顯示器的體系結(jié)構(gòu),可方便地實(shí)現(xiàn)以圖形和字符為主的人機(jī)界面。而在對(duì)實(shí)時(shí)性能和可靠性要求比較高的航空航天領(lǐng)域,通常要求液晶顯示器內(nèi)部集成圖形顯示功能,以減輕主控處理器的負(fù)擔(dān),并提高系統(tǒng)的實(shí)時(shí)性。重點(diǎn)介紹了如何利用FPGA實(shí)現(xiàn)基于Bresenham算法的2D圖形繪制(包括畫點(diǎn)、畫線、畫圓、畫橢圓),以及點(diǎn)陣字符和位圖在液晶屏上的顯示,并提出了顯示性能優(yōu)化的一系列策略。
- 關(guān)鍵字: 圖形顯示 2D圖形繪制 FPGA
基于FPGA的簡易微機(jī)的結(jié)構(gòu)分析與實(shí)現(xiàn)
- 微型計(jì)算機(jī)的原理及結(jié)構(gòu)一般不易理解掌握,利用FPGA來學(xué)習(xí)并構(gòu)建一個(gè)簡易微型計(jì)算機(jī)無疑是一個(gè)好方法,對(duì)EDA的軟硬件學(xué)習(xí)也是一個(gè)不錯(cuò)的選擇,可為將來進(jìn)行相關(guān)ASIC沒計(jì)打下良好的基礎(chǔ)。
- 關(guān)鍵字: 微型計(jì)算機(jī) FPGA EDA
基于FPGA的紅外序列圖像動(dòng)態(tài)壓縮顯示
- 高位寬紅外相機(jī)數(shù)字視頻信號(hào)在向8位寬模擬信號(hào)線性壓縮顯示轉(zhuǎn)換時(shí)存在細(xì)節(jié)丟失的現(xiàn)象。針對(duì)這一問題,提出了一種新算法,即先利用高斯濾波器對(duì)紅外數(shù)字圖像進(jìn)行低通濾波,然后將低頻圖像進(jìn)行線性壓縮后再進(jìn)行直方圖均衡運(yùn)算,之后與濾波產(chǎn)生的高頻細(xì)節(jié)信號(hào)進(jìn)行疊加后送到D/A芯片進(jìn)行模擬顯示。詳細(xì)討論了該算法在FPGA嵌入式系統(tǒng)上的具體硬件結(jié)構(gòu)和實(shí)現(xiàn)方法,并對(duì)12位相機(jī)采集的圖像進(jìn)行了實(shí)時(shí)壓縮顯示實(shí)驗(yàn)。
- 關(guān)鍵字: 圖像高頻噪聲 實(shí)時(shí)壓縮 FPGA
基于FPGA的網(wǎng)絡(luò)化HID電子鎮(zhèn)流器控制芯片的研究
- 本文利用FPGA作為平臺(tái),設(shè)計(jì)了包括DALI通訊協(xié)議棧和數(shù)字化的恒功率PI控制模塊的HID控制芯片。本文首先利用理論分析和仿真設(shè)計(jì)給出了通訊協(xié)議與PI控制器的計(jì)算機(jī)仿真設(shè)計(jì)與驗(yàn)證,分析了系統(tǒng)的工作性能,在此基礎(chǔ)上設(shè)計(jì)出了基于FPGA硬件平臺(tái)的DALI的通訊協(xié)議棧,為網(wǎng)絡(luò)化鎮(zhèn)流器的設(shè)計(jì)提供了完備的通訊接口和可供用戶直接調(diào)用的通訊協(xié)議編解碼平臺(tái),設(shè)計(jì)出了可實(shí)現(xiàn)全橋HID燈恒流、恒功率逆變功能的數(shù)字PI控制模塊,通過實(shí)驗(yàn)驗(yàn)證,該控制芯片的功能齊全,恒流、恒功率控制精度高、響應(yīng)快,且控制策略更加靈活和準(zhǔn)確可靠,
- 關(guān)鍵字: DALI通訊協(xié)議棧 HID控制 FPGA
基于FPGA的AVS解碼芯片驗(yàn)證平臺(tái)
- 針對(duì)AVS視頻解碼芯片仿真和驗(yàn)證的要求,提出了基于FPGA的驗(yàn)證平臺(tái)框架。該驗(yàn)證平臺(tái)主要用于對(duì)AVS解碼芯片進(jìn)行硬件模塊的驗(yàn)證,從而為整個(gè)視頻解碼芯片的開發(fā)提供可靠的依據(jù)。該平臺(tái)基于Nios II軟核處理器,可使軟件模塊和硬件模塊在一個(gè)平臺(tái)下真正實(shí)現(xiàn)軟硬件協(xié)同工作。基于該平臺(tái)實(shí)現(xiàn)了多個(gè)硬件模塊和AVS視頻解碼芯片的驗(yàn)證,其結(jié)果證明了該驗(yàn)證平臺(tái)的正確性和可靠性。
- 關(guān)鍵字: 視頻解碼 驗(yàn)證平臺(tái) FPGA
基于FPGA的ATM采集卡的設(shè)計(jì)與實(shí)現(xiàn)
- 4口155M異步傳送模式(asynchronous transfer mode,ATM)業(yè)務(wù)采集卡實(shí)現(xiàn)對(duì)4個(gè)155 M ATM overSDH/SONET接口的數(shù)據(jù)采集,基于大容量FPGA(field programmable gate array)實(shí)現(xiàn)AAL2/AAL5的線速信元重組,重組后生成的AAL2SSSAR-SDU/AAL5 CPCS-SDU加上時(shí)間戳、ATM通道標(biāo)識(shí)后,封裝成以太網(wǎng)報(bào)文,通過采集輸出口輸出給信令協(xié)議分析服務(wù)器,可實(shí)現(xiàn)對(duì)Iu-CS、Iu-PS接口的信令監(jiān)測,同時(shí)支持cell m
- 關(guān)鍵字: ATM 異步傳送模式 FPGA
基于FPGA的高精度時(shí)間數(shù)字轉(zhuǎn)換電路的設(shè)計(jì)與實(shí)現(xiàn)
- 本文介紹一種基于 FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換電路的設(shè)計(jì)方法,利用片內(nèi)鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時(shí)鐘便可得到很高的時(shí)間分辨率,且占用較少邏輯資源。可作為功能電路獨(dú)立使用,也可作為 IP核方便地移植到其他片上系統(tǒng)(SOC)中。在 Altera公司的 Stratix和 Cyclone系列芯片上實(shí)現(xiàn)時(shí),時(shí)間分辨率昀高可達(dá) 3.3ns。時(shí)序仿真和硬件測試表明該方法的可行性和準(zhǔn)確性。
- 關(guān)鍵字: 時(shí)間數(shù)字轉(zhuǎn)換電路 激光探測 FPGA
量程自整定高精度頻率測量的FPGA實(shí)現(xiàn)
- 數(shù)字頻率計(jì)是一種應(yīng)用十分廣泛的電子測量儀表,針對(duì)寬頻率范圍被測信號(hào)頻率測量應(yīng)用需求,提出并實(shí)現(xiàn)了一種基于FPGA的自動(dòng)量程切換高精度數(shù)字頻率計(jì)的設(shè)計(jì)方法。通過構(gòu)建測頻控制器、閘門同步生成器、量程自動(dòng)切換等模塊,并采用Verilog HDL語言進(jìn)行描述,運(yùn)用自頂向下的數(shù)字系統(tǒng)設(shè)計(jì)方法實(shí)現(xiàn)了寬頻率范圍頻率測量的量程自動(dòng)切換。在Xilinx公司的XUPV5-LX110T開發(fā)板上進(jìn)行了測試,給出了系統(tǒng)后仿真波形。結(jié)果表明目標(biāo)系統(tǒng)能根據(jù)被測信號(hào)頻率范圍進(jìn)行自動(dòng)量程切換,實(shí)現(xiàn)高精度頻率測量,測量精度不低于10-7,
- 關(guān)鍵字: 數(shù)字頻率計(jì) 自動(dòng)量程切換 FPGA
一種基于FPGA的雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)
- 提出了一種基于FPGA的雷達(dá)回波實(shí)時(shí)模擬器的實(shí)現(xiàn)方法。該模擬器采用cPCI標(biāo)準(zhǔn)總線,以FPGA為核心計(jì)算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實(shí)現(xiàn)雷達(dá)回波信號(hào)實(shí)時(shí)在線注入模擬。該模擬器可實(shí)現(xiàn)多種體制下復(fù)雜回波的模擬,具有很好的工程應(yīng)用價(jià)值。
- 關(guān)鍵字: 雷達(dá)回波實(shí)時(shí)模擬器 半實(shí)物仿真 FPGA
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473