dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
FPGA重復(fù)配置和測試的實(shí)現(xiàn)
- 從制造的角度來講,F(xiàn)PGA測試是指對FPGA器件內(nèi)部的邏輯塊、可編程互聯(lián)線、輸入輸出塊等資源的檢測。完整的FPGA測試包括兩步,一是配置FPGA、然后是測試FPGA,配置FPGA是指將FPGA通過將配置數(shù)據(jù)下載編程使其內(nèi)部的待測資源連接成一定的結(jié)構(gòu),在盡可能少的配置次數(shù)下保證FPGA內(nèi)部資源的測試覆蓋率,配置數(shù)據(jù)稱為TC,配置FPGA的這部分時間在整個測試流程占很大比例;測試FPGA則是指對待測FPGA施加設(shè)計(jì)好的測試激勵并回收激勵,測試激勵稱為TS。
- 關(guān)鍵字: 重復(fù)配置 測試 FPGA
目標(biāo)設(shè)計(jì)平臺使基于FPGA的系統(tǒng)開發(fā)易如反掌
- ISE設(shè)計(jì)套件11的全功能版本將作為Virtex-6 FPGA套件的一部分推出,器件支持僅限于Vitex-6 LX240T-FF1156。Spartan-6 FPGA 套件包括ISE設(shè)計(jì)套件11 WebPACK軟件。ISE設(shè)計(jì)套件作為獨(dú)立產(chǎn)品另外提供,可提供全面的器件支持,邏輯版本的起價為2995美元??蛻艨蓮馁愳`思網(wǎng)站免費(fèi)下載 ISE設(shè)計(jì)套件11的全功能30天評估版本。
- 關(guān)鍵字: 目標(biāo)設(shè)計(jì)平臺 Virtex-6 FPGA 系統(tǒng)開發(fā)
FPGA設(shè)計(jì)工具視點(diǎn)
- 作為一個負(fù)責(zé)FPGA企業(yè)市場營銷團(tuán)隊(duì)工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計(jì)領(lǐng)域的獨(dú)創(chuàng)性,F(xiàn)PGA正不斷實(shí)現(xiàn)其支持片上系統(tǒng)設(shè)計(jì)的承諾。隨著每一代新產(chǎn)品的推出,F(xiàn)PGA在系統(tǒng)中具有越來來越多的功能,可作為協(xié)處理器、DSP 引擎以及通信平臺等,在某些應(yīng)用領(lǐng)域甚至還可用作完整的片上系統(tǒng)。
- 關(guān)鍵字: 設(shè)計(jì)工具 DSP FPGA ASSP
依托FPGA開發(fā)高性能網(wǎng)絡(luò)安全處理平臺
- 通過FPGA來構(gòu)建一個低成本、高性能、開放架構(gòu)的數(shù)據(jù)平面引擎可以為網(wǎng)絡(luò)安全設(shè)備提供性能提高的動力。隨著互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,性能成為制約網(wǎng)絡(luò)處理的一大瓶頸問題。FPGA作為一種高速可編程器件,為網(wǎng)絡(luò)安全流量處理提供了一條低成本、高性能的解決之道。
- 關(guān)鍵字: 高性能 網(wǎng)絡(luò)安全 FPGA 處理平臺
目標(biāo)設(shè)計(jì)平臺使基于FPGA的系統(tǒng)開發(fā)易如反
- 賽靈思公司在正式發(fā)布新一代旗艦產(chǎn)品高性能Virtex-6和低成本Spartan-6 FPGA時,首次提出了“目標(biāo)設(shè)計(jì)平臺”的新概念。賽靈思目標(biāo)設(shè)計(jì)平臺包含五個關(guān)鍵部分:Virtex-6和Spartan-6 FPGA器件、支持和集成業(yè)界成熟設(shè)計(jì)方法的設(shè)計(jì)環(huán)境、采用業(yè)界標(biāo)準(zhǔn)FPGA多層連接器的可擴(kuò)展板和套件、提供接口的IP內(nèi)核和強(qiáng)大的參考設(shè)計(jì)。
- 關(guān)鍵字: 目標(biāo)設(shè)計(jì)平臺 系統(tǒng)開發(fā) FPGA Virtex-6 Spartan-6
基于C5509A的功放閉環(huán)數(shù)字控制系統(tǒng)(圖)
- 隨著通信系統(tǒng)的發(fā)展,要求通信具有更高的傳輸可靠性、更強(qiáng)的抗干擾能力。在無線信號發(fā)射過程中,射頻信號必須經(jīng)功放放大,再經(jīng)天線發(fā)射出去,信號經(jīng)功放后的幅度和穩(wěn)定性對通信的可靠性和抗干擾起著關(guān)鍵作用。攻放輸出信號的幅度越大通信可靠性越穩(wěn)定,接收的準(zhǔn)確性和可靠性就越高。在發(fā)射端,功放輸出功率控制一方面需要保證功放的安全可靠,另一方面又要盡可能使功放輸出功率最大。因此,對功放的輸出功率控制就顯得十分重要,早期的功放控制一般采用模擬等方法實(shí)現(xiàn)。
- 關(guān)鍵字: C5509A DSP 功放 閉環(huán) 數(shù)字控制
基于FPGA的線陣CCD驅(qū)動時序及模擬信號處理的設(shè)計(jì)
- 基于FPGA設(shè)計(jì)的驅(qū)動電路是可再編程的,與傳統(tǒng)的方法相比,其優(yōu)點(diǎn)是集成度高、速度快、可靠性好。若要改變驅(qū)動電路的時序,增減某些功能,僅需要對器件重新編程即可,在不改變?nèi)魏斡布那闆r下,即可實(shí)現(xiàn)驅(qū)動電路的更新?lián)Q代。通過對TCDl50lD輸出圖像信號特征的簡要分析,分別闡述了內(nèi)、外2種除噪方法,并給出了相應(yīng)的時序,再利用Quartus II 7.2軟件平臺對TCDl501D CCD驅(qū)動時序及AD9826的采樣時序進(jìn)行了設(shè)計(jì)及結(jié)果仿真,使CCD的驅(qū)動變得簡單且易于處理,這是傳統(tǒng)邏輯電路無法比擬的,對其他CCD時
- 關(guān)鍵字: CCD驅(qū)動時序 模擬信號處理 FPGA
Verilog串口通訊設(shè)計(jì)
- FPGA(Field Pmgrammable Gate Array)現(xiàn)場可編程門陣列在數(shù)字電路的設(shè)計(jì)中已經(jīng)被廣泛使用。這種設(shè)計(jì)方式可以將以前需要多塊集成芯片的電路設(shè)計(jì)到一塊大模塊可編程邏輯器件中,大大減少了電路板的尺寸,增強(qiáng)了系統(tǒng)的可靠性和設(shè)計(jì)的靈活性。本文詳細(xì)介紹了已在實(shí)際項(xiàng)目中應(yīng)用的基于FPGA的串口通訊設(shè)計(jì)。本設(shè)計(jì)分為硬件電路設(shè)計(jì)和軟件設(shè)計(jì)兩部分,最后用仿真驗(yàn)證了程序設(shè)計(jì)的正確性。
- 關(guān)鍵字: Verilog 串口通訊 FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473