首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

基于FPGA的數(shù)字電子鐘設(shè)計(jì)

  • 摘要:采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計(jì)方案。該方案采用VHDL設(shè)計(jì)底層模塊,采用電路原理圖設(shè)計(jì)頂層系統(tǒng)。整個(gè)系統(tǒng)在
  • 關(guān)鍵字: EDA  FPGA  QuartusⅡ  數(shù)字鐘  

基于FPGA的自適應(yīng)均衡器的研究與設(shè)計(jì)

  • 摘要:近年來,自適應(yīng)均衡技術(shù)在通信系統(tǒng)中的應(yīng)用日益廣泛,利用自適應(yīng)均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機(jī)的性能。為了適應(yīng)寬帶數(shù)字接收機(jī)的高速率特點(diǎn),本文闡述了自適應(yīng)均衡器的原理并對其進(jìn)行改進(jìn)。最
  • 關(guān)鍵字: 自適應(yīng)均衡器  寬帶數(shù)字接收機(jī)  FPGA  Verilog HDL  

基于FPGA的高精度頻率電壓轉(zhuǎn)換系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

  • 摘要 設(shè)計(jì)了一種線性F/V轉(zhuǎn)換系統(tǒng)。傳感器輸出的脈沖頻率信號經(jīng)信號調(diào)理電路調(diào)理后輸入FPGA,F(xiàn)PGA測量脈沖信號的頻率,根據(jù)系統(tǒng)精度要求,需設(shè)計(jì)Q格式定點(diǎn)運(yùn)算,測得的頻率經(jīng)FPGA定點(diǎn)運(yùn)算后得到與頻率大小成線性關(guān)系
  • 關(guān)鍵字: F/V轉(zhuǎn)換  精度  FPGA  Q8定點(diǎn)運(yùn)算  DAC7551  

基于FPGA的視頻圖像處理算法的研究與實(shí)現(xiàn)

  • 摘要 為有效提高視頻監(jiān)控應(yīng)用領(lǐng)域中多屏幕畫面顯示的清晰度、分辨度等問題,提出了一種基于FPGA的實(shí)時(shí)視頻圖像處理算法。文中介紹了系統(tǒng)的整體結(jié)構(gòu),然后針對FPGA模塊介紹了視頻圖像的緩存及圖像分割,并針對視頻的
  • 關(guān)鍵字: 視頻監(jiān)控  視頻圖像處理  雙線性插值  FPGA  多屏幕  

FPGA是什么?FPGA入門基礎(chǔ)知識

  • FPGA是個(gè)什么玩意?首先來說:FPGA是一種器件。其英文名 feild programable gate arry 。很長,但不通俗。通俗來說,是一種功能強(qiáng)大似乎無所不能的器件。通常用于通信、網(wǎng)絡(luò)、圖像處理、工業(yè)控制等不同領(lǐng)域的器件。就
  • 關(guān)鍵字: FPGA  

基于SDR SDRAM的視頻數(shù)據(jù)邏輯分析存儲器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:針對傳統(tǒng)硬件測試軟件的弊端,文章提出一種便攜式視頻數(shù)據(jù)邏輯分析存儲器的設(shè)計(jì)方法,這種分析存儲器能夠針對網(wǎng)絡(luò)多媒體數(shù)據(jù)進(jìn)行采集、分析和存儲等操作。在不影響網(wǎng)絡(luò)正常傳輸?shù)那疤嵯?,針對TS流進(jìn)行采集、存
  • 關(guān)鍵字: TS流  步動(dòng)態(tài)隨機(jī)存儲器控制器  FPGA  

基于FPGA的可變規(guī)模多格式Y(jié)CbCr到RGB快速轉(zhuǎn)換模塊設(shè)計(jì)

  • 摘要:文章介紹了YCbCr色彩空間和RGB色彩空間之間的轉(zhuǎn)換的方法,實(shí)現(xiàn)了不同規(guī)模以及不同數(shù)據(jù)結(jié)構(gòu)的YCbCr到RGB的快速硬件轉(zhuǎn)換。采用數(shù)據(jù)重排列和數(shù)據(jù)分離等方法,不僅支持QCIF到HDTV多種分辨率的視頻轉(zhuǎn)換,而且支持YC
  • 關(guān)鍵字: 色彩空間轉(zhuǎn)Q  FPGA  YCbCr  RGB  

基于FPGA+ARM的HDLC協(xié)議控制器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:針對飛控模擬裝置中基于HDLC協(xié)議通信需求,完成了一種新的基于FPGA+ARM架構(gòu)HDLC協(xié)議控制器的設(shè)計(jì)。文中首先介B了HDLC協(xié)議的幀結(jié)構(gòu)和循環(huán)冗余校驗(yàn)(CRC)原理,然后結(jié)合FPGA可進(jìn)行任意數(shù)據(jù)寬度操作和ARM編程簡單
  • 關(guān)鍵字: HDLC協(xié)議  循環(huán)冗余校驗(yàn)(CRC)原理  FPGA  ARM  

基于FPGA+DSP架構(gòu)視頻處理系統(tǒng)設(shè)計(jì)

  • 摘要:實(shí)時(shí)圖像處理技術(shù)在工業(yè)、醫(yī)學(xué)、軍事和商業(yè)等領(lǐng)域有廣泛的應(yīng)用。基于FPGA+DSP架構(gòu)的視頻處理系統(tǒng)充分發(fā)揮了各自器什的長處,不儀設(shè)計(jì)周期短,開發(fā)費(fèi)用低,而且設(shè)計(jì)靈活,更改方便,功耗較低,便于實(shí)現(xiàn)系統(tǒng)的小
  • 關(guān)鍵字: 視頻處理  FPGA  DSP  中值濾波  JPEG壓縮  USB  

基于FPGA的智能熱水器設(shè)計(jì)

  • 摘要:傳統(tǒng)電熱水器系統(tǒng)大多采用單片機(jī)作為控制核心,僅具有加熱和保溫功能,水溫不可見,水量不易控制,大多熱水器在保溫時(shí)采用開關(guān)控制,給電力系統(tǒng)帶來巨大沖擊。本系統(tǒng)選用現(xiàn)場可編程邏輯器件Actel Fusion系列F
  • 關(guān)鍵字: 智能  模數(shù)混合  FPGA  低功耗  PID算法  

基于FPGA的高速導(dǎo)航解算硬件實(shí)現(xiàn)

  • 摘要:針對現(xiàn)有小型無人機(jī)導(dǎo)航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點(diǎn),實(shí)現(xiàn)了一種僅使用單一FPGA作為數(shù)據(jù)處理核心的小型高速導(dǎo)航解算系統(tǒng)。該系統(tǒng)對飛機(jī)運(yùn)動(dòng)方程組和導(dǎo)航方程組進(jìn)行并行化分解,對相互獨(dú)
  • 關(guān)鍵字: 并行計(jì)算  FPGA  姿態(tài)解算  導(dǎo)航解算  

時(shí)鐘恢復(fù)及同步技術(shù)在地震勘探儀器中的應(yīng)用

  • 摘要:隨著石油勘探的發(fā)展,在地震勘探儀器中越來越需要高精度的同步技術(shù)來支持高效采集。基于這種目的,采用FPGA技術(shù)設(shè)計(jì)了一種時(shí)鐘恢復(fù)以及系統(tǒng)同步方案,并完成了系統(tǒng)的固件和嵌入式軟件設(shè)計(jì)。通過室炔饈浴⒁巴
  • 關(guān)鍵字: 石油勘探  地震勘探儀器  FPGA  時(shí)鐘恢復(fù)  系統(tǒng)同步  

一種大功率數(shù)字音頻系統(tǒng)設(shè)計(jì)

  • 摘要:音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。本文提出了WM8731與FPGA的音頻編解碼系統(tǒng),并嵌入大功率D類功放技術(shù)作為音頻系統(tǒng)的功率放大應(yīng)用,使得本系統(tǒng)效率高,體積小,音
  • 關(guān)鍵字: WM8731  FPGA  音頻系統(tǒng)  數(shù)字功放  

基于FPGA的短波AM解調(diào)器的設(shè)計(jì)

  • 摘要:調(diào)幅是中短波廣播中一種主要的調(diào)制方式。本文針對現(xiàn)有的模擬短波AM解調(diào)器的不足,提出了一種基于FPGA的全數(shù)字解調(diào)器。其最大的優(yōu)點(diǎn)是將系統(tǒng)中的模擬電路壓縮到最小。短波信號在前端經(jīng)過模數(shù)轉(zhuǎn)換器采樣后直接送
  • 關(guān)鍵字: 調(diào)幅  短波解調(diào)  FPGA Cordic  數(shù)字濾波器  

FPGA與CPLD的概念及其區(qū)別

  • 一、FPGA與CPLD的基本概念1.CPLDCPLD主要是由可編程邏輯宏單元(LMC,Logic Macro Cell)圍繞中心的可編程互連矩陣單元組成,其中LMC邏輯結(jié)構(gòu)較復(fù)雜,并具有復(fù)雜的I/O單元互連結(jié)構(gòu),可由用戶根據(jù)需要生成特定的電路結(jié)
  • 關(guān)鍵字: FPGA    CPLD  
共6376條 100/426 |‹ « 98 99 100 101 102 103 104 105 106 107 » ›|

fpga 介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473