fpga 文章 進入fpga 技術(shù)社區(qū)
混合同余法產(chǎn)生隨機噪聲的FPGA實現(xiàn)
- 混合同余法產(chǎn)生隨機噪聲的FPGA實現(xiàn),摘要:隨著電子對抗技術(shù)的快速發(fā)展,在有源式干擾機中需要用到數(shù)字高斯白噪聲。通過對混合同余法產(chǎn)生隨機序列的原理研究,本文提出了一種利用FPGA產(chǎn)生高斯白噪聲的方法。該方法在PC主控端的控制下,采用ROM查找表的方
- 關(guān)鍵字: 高斯白噪聲 混合同余法 FPGA Verilog HDL
基于FPGA的無刷直流電機調(diào)速系統(tǒng)設(shè)計與實現(xiàn)
- 摘要:以FPGA為控制器,使用霍爾傳感器進行電機電流及位置的檢測,用MOSFET搭接成的驅(qū)動電路進行控制電機的轉(zhuǎn)速和轉(zhuǎn)向,用VHDL語言設(shè)計了一種PWM調(diào)節(jié)
- 關(guān)鍵字: FPGA 無刷直流電機 霍爾傳感器 PWM調(diào)節(jié) BLDC
基于FPGA的脈沖耦合神經(jīng)網(wǎng)絡(luò)的硬件實現(xiàn)
- 摘要:針對脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)具有神經(jīng)元脈沖同步激發(fā)、適合硬件實現(xiàn)的特點,提出了一種基于FPGA的PCNN實時處理系統(tǒng)。系統(tǒng)設(shè)計了時鐘分頻、串口
- 關(guān)鍵字: 脈沖耦合神經(jīng)網(wǎng)絡(luò) 硬件實現(xiàn) FPGA 圖像處理
EDA環(huán)境銜接測量軟件 電子產(chǎn)品開發(fā)周期大幅縮短
- 消費性電子產(chǎn)品汰換周期越來越短,且功能復(fù)雜度不斷提高,使得系統(tǒng)研發(fā)人員面臨縮短產(chǎn)品開發(fā)時間的嚴(yán)峻挑戰(zhàn)。所幸,現(xiàn)今自動化測試系統(tǒng)已開始
- 關(guān)鍵字: 測試系統(tǒng) 微處理器 FPGA
一種FPGA單粒子軟錯誤檢測電路設(shè)計
- 摘要:分析了FPGA器件發(fā)生單粒子效應(yīng)的空間分布特性,設(shè)計并實現(xiàn)了一種面向FPGA單粒子軟錯誤的檢測電路。將該電路放置在FPCA待檢測電路的附近,利
- 關(guān)鍵字: FPGA 空間分布特性 單粒子效應(yīng) 軟錯誤 檢測電路
嵌入式高速固態(tài)存儲器的組成原理與設(shè)計實現(xiàn)
- 信息化時代的到來,使得信息和數(shù)據(jù)成為推動社會發(fā)展的主要因素,對于數(shù)據(jù)的處理提出了更高的要求。為了適應(yīng)時代發(fā)展的需求,現(xiàn)代數(shù)據(jù)信息處理
- 關(guān)鍵字: 固態(tài)存儲器 嵌入式 FPGA
探秘Intel PSG:加大投資,“FPGA+”聯(lián)接云和物
- 這幾天,2016年英特爾信息技術(shù)峰會(IDF 2016)正如火如荼地進行。期間首次亮相了英特爾SoC FPGA開發(fā)者論壇(ISDF),此活動聚焦英特爾可編程解決方案事業(yè)部(PSG,前身為Altera公司)及其SoC FPGA技術(shù)。英特爾首席執(zhí)行官(CTO)科再奇登臺發(fā)表主題演講,并向觀眾展示了英特爾品牌的14納米Stratix 10 FPGA(如下圖)。 這激動人心的一刻來之不易。此前,Altera已有14納米Stratix的規(guī)劃,去年12月28日Altera與Intel正式聯(lián)姻后,經(jīng)過磨合,這
- 關(guān)鍵字: Intel FPGA
碼農(nóng)們?nèi)绾巫兊酶叽笊希河布R學(xué)起來
- 個人覺得軟件工程師需要知識儲備比較多,基本的硬件知識是必不可少的,電子信息領(lǐng)域的技術(shù)和知識本來就很多,但和軟件基本知識比起來,還是小菜一碟。碼農(nóng)們在學(xué)種代碼之余,抽出一點點時間,了解下硬件知識,立馬變得高大上。 如下:列幾個項目,坐地鐵時,記得看看。 1.EMC與安規(guī) EMC與安規(guī)在規(guī)模較大的公司都有專門的團隊,但小公司只能硬件工程師親手來。 CE認(rèn)證測試項目最多,學(xué)習(xí)可以先關(guān)注CE的相關(guān)標(biāo)準(zhǔn)。不同行業(yè)的標(biāo)準(zhǔn)是不一樣的,汽車電子和信息技術(shù)設(shè)備的測試方
- 關(guān)鍵字: EMC FPGA
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473