首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga ip

基于FPGA芯片的GPS信號(hào)源的設(shè)計(jì)方案介紹

  • 基于FPGA芯片的GPS信號(hào)源的設(shè)計(jì)方案介紹,頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負(fù)反饋頻率控制技術(shù),具有良好的窄帶載波跟蹤性能和帶寬調(diào)制跟蹤性能,為系統(tǒng)上、下變頻提供本振信號(hào),對(duì)相位噪聲和雜散具有很好的抑制作用,通過(guò)鎖相頻率合成
  • 關(guān)鍵字: 設(shè)計(jì)  方案  介紹  信號(hào)源  GPS  FPGA  芯片  基于  

基于LabVIEW FPGA模塊的FIFO深度設(shè)定實(shí)現(xiàn)

  • 為了解決基于LabVIEWFPGA模塊的DMAFIFO深度設(shè)定不當(dāng)帶來(lái)的數(shù)據(jù)不連續(xù)問(wèn)題,結(jié)合LabVIEWFPGA的編程特點(diǎn)和DMA FIFO的工作原理,提出了一種設(shè)定FIFO深度的方法。對(duì)FIFO不同深度的實(shí)驗(yàn)表明,采用該方法設(shè)定的FIFO深度能夠
  • 關(guān)鍵字: LabVIEW  FPGA  FIFO  模塊    

利用中端FPGA實(shí)現(xiàn)低成本網(wǎng)絡(luò)

  • 標(biāo)簽:CDR FPGA從網(wǎng)絡(luò)的核心模塊到邊緣設(shè)備,都在經(jīng)歷著巨大的變革。無(wú)線市場(chǎng)與其數(shù)千萬(wàn)的“永遠(yuǎn)在線”連接、下一代回程通信的巨大傳輸壓力,以及各種為使用現(xiàn)有有線通信基礎(chǔ)設(shè)施的消費(fèi)者提供寬帶通信的舉
  • 關(guān)鍵字: 網(wǎng)絡(luò)  成本  實(shí)現(xiàn)  FPGA  利用  

IP浪潮背后 視頻監(jiān)控系統(tǒng)云計(jì)算發(fā)展趨勢(shì)

  • 標(biāo)簽:H.264 SVC 云計(jì)算技術(shù)眾所周知,網(wǎng)絡(luò)化、高清化、智能化是近幾年視頻監(jiān)控發(fā)展主要的三大趨勢(shì)。整體安防行業(yè)的發(fā)展,無(wú)論是在應(yīng)用上如智能交通、平安城市、銀行系統(tǒng)、公檢法系統(tǒng)、其他專(zhuān)業(yè)行業(yè)系統(tǒng),甚至民用
  • 關(guān)鍵字: 計(jì)算  發(fā)展  趨勢(shì)  監(jiān)控系統(tǒng)  視頻  浪潮  背后  IP  

基于DSP與FPGA的高精度數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  高精度數(shù)據(jù)采集  FPGA  

Xilinx首批Artix7 FPGA正式出貨

  • All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布其旗下首批Artix?-7 FPGA 系列產(chǎn)品正式出貨。該新型器件將FPGA 技術(shù)的觸角延伸至那些小型、低成本可編程器件,然而性能傳統(tǒng)上卻只有Virtex? FPGA才能滿足的高性能應(yīng)用領(lǐng)域。
  • 關(guān)鍵字: Xilinx  FPGA  Artix-7  

基于FPGA的嵌入式監(jiān)控系統(tǒng)設(shè)計(jì)

  • 基于FPGA的嵌入式監(jiān)控系統(tǒng)設(shè)計(jì),目前,圖像監(jiān)控系統(tǒng)大多采用PC和視頻采集卡作為系統(tǒng)主要部分,基于嵌入式技術(shù)的圖像監(jiān)控系統(tǒng)設(shè)備在我國(guó)還只是起步階 段,沒(méi)有成熟的產(chǎn)品應(yīng)用。這一現(xiàn)狀的根本原因就是我國(guó)在開(kāi)發(fā)這類(lèi)產(chǎn)品時(shí),沒(méi)有統(tǒng)一的開(kāi)發(fā)標(biāo)準(zhǔn)和共用
  • 關(guān)鍵字: 設(shè)計(jì)  監(jiān)控系統(tǒng)  嵌入式  FPGA  基于  

基于MCU-FPGA的風(fēng)光逆變并網(wǎng)系統(tǒng)設(shè)計(jì)

  • 摘要:為了緩解能源問(wèn)題,在完全兼容現(xiàn)有供電系統(tǒng)的基礎(chǔ)上,該系統(tǒng)采用風(fēng)能和太陽(yáng)能對(duì)電能進(jìn)行補(bǔ)給的方法,并且附帶快速檢測(cè)孤島效應(yīng),快速并網(wǎng)和斷網(wǎng)的功能。系統(tǒng)的功率電路部分采用全橋拓?fù)溥M(jìn)行逆變,數(shù)字控制系統(tǒng)
  • 關(guān)鍵字: MCU-FPGA  風(fēng)光  并網(wǎng)  逆變    

FPGA走向硅片融合時(shí)代

  •   對(duì)FPGA這種特殊芯片產(chǎn)品的認(rèn)識(shí)開(kāi)始于10年前對(duì)Altera公司的認(rèn)識(shí)。Altera公司獨(dú)特的嚴(yán)謹(jǐn)氣質(zhì)與FPGA這種芯片非常契合。多年來(lái)跟蹤報(bào)道Altera在FPGA技術(shù)上的不斷創(chuàng)新,加之后來(lái)有機(jī)會(huì)結(jié)識(shí)賽靈思公司,兩家業(yè)內(nèi)翹楚的針?shù)h相對(duì)與惺惺相惜,使我對(duì)FPGA整個(gè)體系架構(gòu)的演進(jìn)過(guò)程有了比較全面的理解。前段時(shí)間,有機(jī)會(huì)與Altera公司CTO、資深副總裁Misha Burich先生交流FPGA業(yè)界發(fā)展趨勢(shì),使得自己對(duì)FPGA技術(shù)發(fā)展的理解愈加清晰和深刻。   FPGA體系架構(gòu)演進(jìn)   FPGA興起
  • 關(guān)鍵字: Altera  FPGA  

一種新的嵌入式Simplified TCP/IP協(xié)議棧的研究與實(shí)現(xiàn)

  • 一種新的嵌入式Simplified TCP/IP協(xié)議棧的研究與實(shí)現(xiàn),1 引言  嵌入式nternet是近幾年隨著嵌入式系統(tǒng)的廣泛應(yīng)用和計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)的發(fā)展而興起的一項(xiàng)新興概念和技術(shù)。單片機(jī)或微控制器(MCU,Micro ControllerUnit)被廣泛應(yīng)用在家庭和工業(yè)的各個(gè)領(lǐng)域,通稱(chēng)嵌入式系統(tǒng)。嵌入
  • 關(guān)鍵字: 研究  實(shí)現(xiàn)  協(xié)議  TCP/IP  Simplified  嵌入式  

基于SOPC的紅外解碼IP核設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:提出一種紅外解碼IP核在SoPC系統(tǒng)中的設(shè)計(jì)與實(shí)現(xiàn)方案,重點(diǎn)研究紅外系統(tǒng)的數(shù)據(jù)編碼和傳輸機(jī)制,紅外解碼電路的HDL設(shè)計(jì),IP核的制作及在SoPC系統(tǒng)中的應(yīng)用。該方案的紅外發(fā)送接收芯片分別是TC9012和DS338S,在DE2
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  IP  解碼  SOPC  紅外  基于  

IP/HD-SDI高清高速球技術(shù)發(fā)展趨勢(shì)探討

  • 標(biāo)簽:IP/HD-SDI 高速球技術(shù)高清網(wǎng)絡(luò)高速球技術(shù)分析高清網(wǎng)絡(luò)高速球是在傳統(tǒng)模擬高速球的基礎(chǔ)上發(fā)展而來(lái),在其基礎(chǔ)上,增加高清一體化機(jī)芯、視音頻編碼模塊、網(wǎng)絡(luò)接入模塊,即可構(gòu)成一個(gè)基本的網(wǎng)絡(luò)型高速球,實(shí)現(xiàn)高清
  • 關(guān)鍵字: 趨勢(shì)  探討  發(fā)展  技術(shù)  高清  高速  IP/HD-SDI  

Xilinx Spartan-3A FPGA 的DDR2接口設(shè)計(jì)

  • 1 引言DDR2(Double DataRate2)SDRAM是由JEDEC(電子設(shè)備工程聯(lián)合委員會(huì))制定的新生代內(nèi)存技術(shù)標(biāo)準(zhǔn),它與上一代DDR內(nèi)存技術(shù)標(biāo)準(zhǔn)最大的不同:雖然采用 時(shí)鐘的上升/下降沿同時(shí)傳輸數(shù)據(jù)的基本方式,但DDR2卻擁有2倍的DDR
  • 關(guān)鍵字: Spartan  Xilinx  FPGA  DDR2    

安富利X-fest研討會(huì)北京站打破參會(huì)人數(shù)記錄

  • X-fest 2012全球系列研討會(huì)北京站于7月10日舉辦,創(chuàng)下了單場(chǎng)活動(dòng)吸引上千名業(yè)內(nèi)人士參加的新記錄。X-fest是為期一天的全球性培訓(xùn)活動(dòng),由安富利公司 (NYSE: AVT) 旗下安富利電子元件亞洲 (Avnet Electronics Marketing )主辦,深受FPGA、ARM MCU、DSP和嵌入式系統(tǒng)開(kāi)發(fā)人員歡迎。
  • 關(guān)鍵字: 安富利  X-fest  FPGA  

一種基于FPGA的三坐標(biāo)測(cè)量機(jī)電機(jī)控制系統(tǒng)

  • 1、控制系統(tǒng)概述隨著工業(yè)的發(fā)展,三坐標(biāo)測(cè)量機(jī)越來(lái)越顯示出其重要作用。而電機(jī)控制系統(tǒng)對(duì)三坐標(biāo)測(cè)量機(jī)的運(yùn)行有著非常重要的作用。由于FPGA可以現(xiàn)場(chǎng)可編程,可以實(shí)現(xiàn)專(zhuān)用集成電路,能滿足片上系統(tǒng)設(shè)計(jì)(SOC)的要求,使
  • 關(guān)鍵字: FPGA  三坐標(biāo)測(cè)量機(jī)  電機(jī)控制系統(tǒng)    
共7088條 236/473 |‹ « 234 235 236 237 238 239 240 241 242 243 » ›|

fpga ip介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473