首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

基于ARM+DSP的智能網(wǎng)絡(luò)視頻監(jiān)控終端設(shè)計(jì)

  •   1 引言   隨著電子、計(jì)算機(jī)技術(shù)的發(fā)展,視頻監(jiān)控系統(tǒng)正從模擬技術(shù)向數(shù)字技術(shù)方向發(fā)展。從硬件形式上看,視頻監(jiān)控技術(shù)的發(fā)展經(jīng)歷了三個(gè)階段:模擬視頻信號(hào)監(jiān)控、PC機(jī)加視頻卡的數(shù)字視頻監(jiān)控和基于嵌入式技術(shù)的數(shù)字視頻監(jiān)控[1]?;赑C機(jī)技術(shù)的監(jiān)控系統(tǒng)采用在普通PC機(jī)中插接視頻采集卡的集成方式,由視頻卡完成圖像采集、數(shù)字化和數(shù)據(jù)壓縮,PC機(jī)通過網(wǎng)卡和通信設(shè)備實(shí)現(xiàn)互連。這一類系統(tǒng)目前已經(jīng)占據(jù)市場主流。隨著嵌入式芯片技術(shù)和嵌入式操作系統(tǒng)的發(fā)展與成熟,基于嵌入式體系結(jié)構(gòu)的視頻監(jiān)控系統(tǒng)由于具備體積小、性能穩(wěn)定、安裝
  • 關(guān)鍵字: ARM  DSP  視頻監(jiān)控  

Altera可編程邏輯成為軟件定義數(shù)據(jù)中心的關(guān)鍵DNA

  •   Altera公司(NASDAQ: ALTR)今天宣布,其FPGA成為軟件定義數(shù)據(jù)中心(SSDC)開發(fā)的核心組成,Altera與微軟研究院以及必應(yīng)合作,加速網(wǎng)絡(luò)搜索引擎部分的開發(fā)。Altera的現(xiàn)場可編程邏輯陣列(FPGA)加速了大量數(shù)據(jù)在服務(wù)器上的處理過程,幫助解決大數(shù)據(jù)難題,滿足了巨大的分布式工作負(fù)載需求。   微軟在名為《一種加速大規(guī)模數(shù)據(jù)中心服務(wù)的重新配置架構(gòu)》的研究論文中共享了關(guān)鍵開發(fā)內(nèi)容,在明尼阿波利斯舉行的41屆計(jì)算機(jī)體系結(jié)構(gòu)國際大會(huì) (ISCA)上宣讀此篇論文。這篇論文詳細(xì)介紹了怎樣應(yīng)
  • 關(guān)鍵字: Altera  FPGA  可編程邏輯  

一種基于DSP的網(wǎng)絡(luò)通信接口設(shè)計(jì)

  •   摘要:通過分析網(wǎng)卡基本通信過程控制和數(shù)字信號(hào)處理器(DSP)對(duì)網(wǎng)卡直接編程方法,成功設(shè)計(jì)基于DSP的網(wǎng)絡(luò)通信程序,從而最終實(shí)現(xiàn)DSP系統(tǒng)數(shù)字化和網(wǎng)絡(luò)化的融合。   關(guān)鍵詞:DSP 網(wǎng)絡(luò)通信程序 通信協(xié)議 網(wǎng)卡   DSP芯片是專門為實(shí)現(xiàn)各種數(shù)字信號(hào)處理算法而設(shè)計(jì)的、具有特殊結(jié)構(gòu)的微處理器,其卓越的性能、不斷上升的性價(jià)比、日漸完善的開發(fā)方式使它的應(yīng)用越來越廣泛。將計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)引入以DSP為核心的嵌入式系統(tǒng),使其成為數(shù)字化、網(wǎng)絡(luò)化相結(jié)合,集通信、計(jì)算機(jī)和視聽功能于一體的電子產(chǎn)品,必須大大提升DSP系
  • 關(guān)鍵字: DSP  Novell  NE2000  

一種基于ARM的低功耗語音去噪系統(tǒng)設(shè)計(jì)方案

  •   近年來,電子技術(shù)的發(fā)展促進(jìn)了多媒體設(shè)備的繁榮,同時(shí)隨著人們對(duì)便攜式設(shè)備和可移動(dòng)終端的廣泛需求,使得低功耗成為了這類電 子設(shè)備最大的技術(shù)難題之一。低功耗意味著在同一時(shí)間段內(nèi)在相同條件下移動(dòng)終端消耗的能量更少,使得此類設(shè)備有更長的續(xù)航工作時(shí)間。低功耗設(shè)計(jì)降低了系統(tǒng)功 耗,提高了能量利用率。   ARM微處理器因其高性能和低功耗的特性,特別適合于便攜式設(shè)備的開發(fā)與應(yīng)用。本文設(shè)計(jì)了一種基于ARM的低功耗語音去噪系統(tǒng),為應(yīng)用于便攜式移動(dòng)的語音去噪設(shè)備提供了一種很好的設(shè)計(jì)思路和方法。   1 算法設(shè)計(jì)   
  • 關(guān)鍵字: ARM  DSP  

一種基于DSP和無線傳輸技術(shù)的實(shí)時(shí)監(jiān)測(cè)系統(tǒng)設(shè)計(jì)

  • 1引言 隨著工業(yè)的發(fā)展,易燃、易爆、有毒氣體及液體的種類和應(yīng)用范圍都得到了增加。在化工、石油、染料以及其他行業(yè)中就有許多有害物質(zhì),如液化石油氣、氨、氯、硫化氫、二氧化硫及酒精等,如果在生產(chǎn)或運(yùn)輸過程中由于操作失誤或其他原因,致使這些危險(xiǎn)性物質(zhì)泄漏出來,由于氣體本身存在的擴(kuò)散性,發(fā)生泄漏后,在外部風(fēng)力和內(nèi)部濃度梯度的作用下,氣體會(huì)沿地表擴(kuò)散,在事故現(xiàn)場形成燃燒爆炸或毒害危險(xiǎn)區(qū)。為了增強(qiáng)運(yùn)輸安全性,同內(nèi)外對(duì)危險(xiǎn)化學(xué)品運(yùn)輸車輛實(shí)行監(jiān)管,主要針對(duì)車輛行駛狀態(tài)的監(jiān)測(cè)。在圈外也有針對(duì)危險(xiǎn)化學(xué)品運(yùn)輸?shù)幕贕IS平臺(tái)的
  • 關(guān)鍵字: DSP  無線傳輸技術(shù)  

一款基于DSP的循跡及自平衡的智能小車設(shè)計(jì)

  • 摘要:本系統(tǒng)選用TI公司32位DSPTMS320F28027作為控制芯片,設(shè)計(jì)制作了一款能夠循跡并尋找平衡的智能小車。根據(jù)所給定的跑道和跑道上的位置標(biāo)志對(duì)小車進(jìn)行硬件設(shè)計(jì)和程序編寫。循跡分為前后各4路循跡,采用的是4路紅外循跡模塊,保證了小車能夠前進(jìn)后退均在指定路線上。 關(guān)鍵詞:TMS320F28027芯片;紅外循跡;傾角傳感器;模數(shù)轉(zhuǎn)換器 引言 本系統(tǒng)選取了32位TMS320F28027作為運(yùn)動(dòng)物體的控制中心。TMS320F28027具有豐富的資源,擁有32位架構(gòu)、高級(jí)外設(shè)、高度的模擬集成、高達(dá)1
  • 關(guān)鍵字: DSP  TMS320F28027  

硅谷采風(fēng)

  •   4月初,筆者作為亞歐記者團(tuán)的成員,訪問了美國硅谷,以下是部分公司的趨勢(shì)。   Lattice CEO: 新型FPGA是高增長的主要驅(qū)動(dòng)力   定位于低成本、低功耗和小尺寸FPGA領(lǐng)導(dǎo)者的Lattice,2013財(cái)年?duì)I收達(dá)3.3億美元,比2012年上升19%,其中以智能手機(jī)為代表的消費(fèi)類產(chǎn)品線成長了180%,增速驚人??偛眉鍯EO Darin Billerbeck說,公司主要驅(qū)動(dòng)力是在新產(chǎn)品上,2013財(cái)年新產(chǎn)品占了該公司營收的45 %,而主流產(chǎn)品約44%,成熟產(chǎn)品只有10%左右。   Latti
  • 關(guān)鍵字: FPGA  IC  GEO  201406  

廠商聯(lián)合應(yīng)對(duì)日益復(fù)雜的SDR設(shè)計(jì)

  •   繼去年“2013年ADI設(shè)計(jì)峰會(huì)”第一次共同舉行新聞發(fā)布會(huì)以后,這是ADI公司與Xilinx第二次坐在一起面對(duì)媒體,此次共同發(fā)布的內(nèi)容是面向電子設(shè)計(jì)工程師推介高效的系統(tǒng)級(jí)SDR(軟件定義無線電)解決方案。   說實(shí)話,大家可能更關(guān)心這兩家巨頭公司為何會(huì)頻頻攜手合作呢?   應(yīng)對(duì)SDR設(shè)計(jì)工程師面臨全新設(shè)計(jì)挑戰(zhàn)   從快速發(fā)展的通訊市場來看,電子設(shè)備開發(fā)工程師面臨著日益嚴(yán)峻的挑戰(zhàn)。   首先是市場挑戰(zhàn)。第一個(gè)是產(chǎn)品上市時(shí)間的壓力,誰首先占領(lǐng)這個(gè)市場,誰就占領(lǐng)了先機(jī);第二個(gè)
  • 關(guān)鍵字: ADI  Xilinx  FPGA  201406  

物聯(lián)網(wǎng)時(shí)代本土芯片企業(yè)如何定位?

  • 自從2000年18號(hào)文件”頒布以來,中國已經(jīng)擁有過超600余家的本土芯片設(shè)計(jì)企業(yè),就在大家還在為“CPU,F(xiàn)PGA,DSP,Memory”這四大通用半導(dǎo)體器件而努力時(shí),忽然來到了“物聯(lián)網(wǎng)時(shí)代”,面對(duì)“低功耗、高性能、小型化、低成本”這4個(gè)并存的嚴(yán)苛條件,中國本土芯片企業(yè)該如何定位才能保證生存并發(fā)展,成了一個(gè)非?,F(xiàn)實(shí)的課題。特別是當(dāng)客戶需求開始向系統(tǒng)級(jí)方向發(fā)展時(shí),中國本土芯片產(chǎn)品如何形成可以滿足需求的系統(tǒng)解決方案,這是一個(gè)大大的挑戰(zhàn)。
  • 關(guān)鍵字: 物聯(lián)網(wǎng)  MCU  FPGA  201406  

基于FPGA的多路相干DDS信號(hào)源設(shè)計(jì)

  • 摘要:傳統(tǒng)的多路同步信號(hào)源常采用單片機(jī)搭載多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)實(shí)現(xiàn)復(fù)雜,且在要求各路同步相干可控時(shí)難以實(shí)現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語言實(shí)現(xiàn)相干多路DDS的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)。利用Modelsim仿真驗(yàn)證了該設(shè)計(jì)的正確性,本設(shè)計(jì)具有調(diào)相方便,相位連續(xù),頻率穩(wěn)定度高等優(yōu)點(diǎn)。 關(guān)鍵詞:DDS;現(xiàn)場可編程門陣列(FPGA);相位累加器;Verilog_HDL 實(shí)現(xiàn)信號(hào)源的多路同步輸出且各路間擁有固定的相位關(guān)系,在雷達(dá)、通信等多領(lǐng)域有著重要的應(yīng)用。
  • 關(guān)鍵字: FPGA  DDS  

基于DSP+CPLD的嵌入式高速圖像通信系統(tǒng)設(shè)計(jì)

  • 1 引言 隨著現(xiàn)代的圖形采集技術(shù)發(fā)展迅速,各種基于ISA,PCI,USB1.1等總線的圖形采集卡速度已經(jīng)不能滿足用戶的需求,而采用 USB2.0以后就可以解決這個(gè)傳輸速度上的瓶頸,USB2.0的速度是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用 DSP+CPLD的硬件設(shè)計(jì)方案,采用現(xiàn)場可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲(chǔ)系統(tǒng),可以根據(jù)不同的需要進(jìn)行現(xiàn)場編程,具有通用性好、價(jià)格相對(duì)便宜,易于系統(tǒng)調(diào)試,升級(jí)等特點(diǎn)。系統(tǒng)中 CPLD選擇的型號(hào)是 ALTER
  • 關(guān)鍵字: DSP  CPLD  

一種基于FPGA的數(shù)字核脈沖分析器設(shè)計(jì)

  • 0 引言 多道脈沖幅度分析儀和射線能譜儀是核監(jiān)測(cè)與和技術(shù)應(yīng)用中常用的儀器。20世紀(jì)90年代國外就已經(jīng)推出了基于高速核脈沖波形采樣和數(shù)字濾波成型技術(shù)的新型多道能譜儀,使數(shù)字化成為脈沖能譜儀發(fā)展的重要方向。國內(nèi)譜儀技術(shù)多年來一直停留在模擬技術(shù)水平上,數(shù)字化能譜測(cè)量技術(shù)仍處于方法研究階段。為了滿足不斷增長的高性能能譜儀需求,迫切需要研制一種數(shù)字化γ能譜儀。通過核脈沖分析儀顯示在顯示器上的核能譜幫助人們了解核物質(zhì)的放射性的程度。 1 數(shù)字多道分析儀的優(yōu)勢(shì) 國內(nèi)很大一部分學(xué)者采用核譜儀模擬電路的方
  • 關(guān)鍵字: FPGA  AD9649  

一種DSP與單片機(jī)實(shí)現(xiàn)高速通信的設(shè)計(jì)方案

  • 摘 要:介紹了一種利用雙口RAM實(shí)現(xiàn)DSP與單片機(jī)高速數(shù)據(jù)通信的方法,給出了它們之間的接口電路以及軟件實(shí)現(xiàn)方案。 關(guān)鍵詞:DSP;雙口RAM;接口電路;數(shù)據(jù)通信 1 引言 數(shù)字信號(hào)處理器(DSP)是一種適合于實(shí)現(xiàn)各種數(shù)字信號(hào)處理運(yùn)算的微處理器,具有下列主要結(jié)構(gòu)特點(diǎn):(1)采用改進(jìn)型哈佛(Harvard)結(jié)構(gòu),具有獨(dú)立的程序總線和數(shù)據(jù)總線,可同時(shí)訪問指令和數(shù)據(jù)空間,允許實(shí)際在程序存儲(chǔ)器和數(shù)據(jù)存儲(chǔ)器之間進(jìn)行傳輸;(2)支持流水線處理,處理器對(duì)每條指令的操作分為取指、譯碼、執(zhí)行等幾個(gè)階段,在某一時(shí)刻同時(shí)對(duì)
  • 關(guān)鍵字: DSP  單片機(jī)  

一種高速DSP與PC串口通信的設(shè)計(jì)方案

  • 數(shù)字信號(hào)處理器(Digital Signal Processor,DSP)在圖形圖像處理、高精度測(cè)量控制、高性能儀器儀表等眾多領(lǐng)域得到越來越廣泛的應(yīng)用,實(shí)際運(yùn)用中,通常須將DSP采集處理后的數(shù)據(jù)傳送到PC機(jī),然后進(jìn)行存儲(chǔ)和處理。 T1公司的微處理器具有性價(jià)比高,同時(shí),該芯片的I/O電平、字長、運(yùn)行速度、串口功能具有大多數(shù)DSP的共同特點(diǎn)。本文針對(duì)TMS320VC33與PC RS-232的通訊,分析三種具體的接口電路和軟件設(shè)計(jì)方法,實(shí)現(xiàn)高速DSP與低速設(shè)備的通訊:①通過TMS320VC33的通用I/O口實(shí)
  • 關(guān)鍵字: DSP  PC  

簡述嵌入式邏輯分析儀在FPGA測(cè)試中的應(yīng)用

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  ELA  邏輯分析儀  
共9865條 180/658 |‹ « 178 179 180 181 182 183 184 185 186 187 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473