首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別和聯(lián)系

  • ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系?arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設(shè) ...
  • 關(guān)鍵字: ARM  DSP  FPGA  CPLD  SOPC  SOC    

基于FPGA的高頻率ADC的實現(xiàn)

  • 數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標(biāo)準(zhǔn)的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CP
  • 關(guān)鍵字: FPGA  ADC  高頻    

芯片廠商賽靈思描畫后摩爾時代FPGA將向何處去

  •   “未來賽靈思將不僅僅是一家FPGA的芯片廠商,而是向成為Smarter System All Programmable方案提供商轉(zhuǎn)型,我們將為客戶提供交鑰匙的解決方案。”提到賽靈思的未來,其亞太區(qū)銷售與市場副總裁楊飛如是說。   賽靈思的這一藍圖在去年已經(jīng)初露端倪,而就在最近他們走出了面向具體應(yīng)用的第一步,即面向FPGA的優(yōu)勢領(lǐng)域--通信網(wǎng)絡(luò)應(yīng)用推出了一系列的基于7系列FPGA以及SoC FPGA產(chǎn)品的解決方案。   追根溯源   筆者在這里想帶大家一起回溯一下賽靈思的這
  • 關(guān)鍵字: 賽靈思  FPGA  

京微雅格參加慕尼黑電子展 國產(chǎn)FPGA初露鋒芒

  •   上周,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展 (electronica Shanghai) 展會,現(xiàn)場展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應(yīng)用解決方案,包括多媒體人機交互界面、面向工業(yè)電子的控制應(yīng)用,面向醫(yī)療電子的應(yīng)用和面向安防監(jiān)控的寬動態(tài)視頻補償應(yīng)用等,獲得現(xiàn)場觀眾的極大關(guān)注和一致好評,紛紛為終于有了自己的國產(chǎn)FPGA而歡欣鼓舞。
  • 關(guān)鍵字: 京微雅格  FPGA  M5  

基于嵌入式Linux和FPGA的千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶崿F(xiàn)

  • 引言中國散裂中子源實驗的簡圖如圖1所示,其原理是把中子束打在被測樣品(例如新藥品或機翼材料)上,探測被反射的中子位置就能計算出樣品的內(nèi)部結(jié)構(gòu)圖像,其特點如下: A/D采集通道多,每個通道的數(shù)據(jù)帶寬高,且需要把
  • 關(guān)鍵字: Linux  FPGA  嵌入式  千兆網(wǎng)    

Achronix 22nm FPGA闖入,會攪動FPGA業(yè)嗎?

  • 就在不久前Xilinx和Altera兩大戰(zhàn)車競相宣布要推出20nm FPGA時,2月底,已聲稱要做22nm FPGA兩年的Achronix公司,正式宣布推出22納米3D Tri-Gate晶體管的FPGA樣片,其Speedster 22i系列HD1000型號的樣片已發(fā)運給客戶,總裁兼CEO Robert Blake稱,預(yù)計今年2季度底或3季度初將量產(chǎn),并自己估計在工藝方面領(lǐng)先競爭對手兩年。
  • 關(guān)鍵字: Achronix  英特爾  FPGA  201303  

設(shè)計FPGA系統(tǒng)應(yīng)了解的三個原則

  • 一.面積與速度的平衡互換原則這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,F(xiàn)PGA設(shè)計的工作頻率是不固定的,而是和設(shè)計本身的延遲緊密相連)。 在
  • 關(guān)鍵字: FPGA  系統(tǒng)    

構(gòu)建基于PXI電子液壓制動系統(tǒng)EHB駕駛員在回路混合仿真實驗平臺

  • 研發(fā)EHB控制器的關(guān)鍵點在于通過大量測試實驗掌握執(zhí)行元件的工作性能,在模擬環(huán)境下有效地進行參數(shù)仿真、軟件仿真,減少實際路面測試帶來的困難,并開發(fā)基于虛擬現(xiàn)實技術(shù)的混合仿真平臺,在不同虛擬環(huán)境下由駕駛員產(chǎn)生的的實際操縱動作對EHB快速原型的控制器進行功能驗證和逼真的產(chǎn)品性能演示。
  • 關(guān)鍵字: LabVIEW  EHB  FPGA  PWM  

萊迪思宣布推出針對微型系統(tǒng)的世界上最小的FPGA

  • 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布推出iCE40 LP384 FPGA,超低密度FPGA擴展的iCE40系列的最小器件。能夠使設(shè)計人員快速地添加新的功能,使成本敏感、空間受限、低功耗的產(chǎn)品差異化,新的小尺寸FPGA對許多應(yīng)用是理想的選擇,諸如便攜式醫(yī)療監(jiān)護儀、智能手機、數(shù)碼相機、電子書閱讀器和緊湊的嵌入式系統(tǒng)。
  • 關(guān)鍵字: 萊迪思  FPGA  iCE40  

世健攜高新技術(shù)方案及產(chǎn)品亮相2013慕尼黑上海電子展

  • 2013慕尼黑上海電子展于3月19日拉開帷幕,世健系統(tǒng)(香港)有限公司以“節(jié)能不降性能”為旗號,帶領(lǐng)一眾前沿的技術(shù)方案和產(chǎn)品華麗亮相,當(dāng)中包括全球首發(fā)的領(lǐng)先科技產(chǎn)品,吸引了眾多業(yè)內(nèi)人士的眼球。
  • 關(guān)鍵字: 世健  DSP  藍牙  CSR  

基于TMS320F2808 DSP最小系統(tǒng)設(shè)計及應(yīng)用

  • 通過介紹了新一代美國德州儀器(TI)公司C2000平臺上的定點DSP芯片TMS320F2808的性能特點和硬件結(jié)構(gòu)、外設(shè)模塊,給出了由TMS3 20F2808組成的DSP最小應(yīng)用系統(tǒng),并介紹了各部分電路的設(shè)計方案
  • 關(guān)鍵字: DSP  TMS320F2808  最小應(yīng)用系統(tǒng)  

基于TMS320C6000 DSP及DSP/BIOS系統(tǒng)的Flash引導(dǎo)自啟動設(shè)計

  • 隨著信息技術(shù)的發(fā)展,DSP在現(xiàn)代電子系統(tǒng)設(shè)計中得到了廣泛的應(yīng)用,并且DSP的FLASH自啟動在DSP的系統(tǒng)設(shè)計中也占有重要的地位,DSP/BIOS是TI推出的嵌入式實時操作系統(tǒng)。
  • 關(guān)鍵字: TMS320C6713  引導(dǎo)啟動  DSP/BIOS實時操作系統(tǒng)  

基于FPGA的通信系統(tǒng)同步提取的實現(xiàn)

  • 在可靠的通信系統(tǒng)中,要保證接收端能正確解調(diào)出信息,必須要有一個同步系統(tǒng),以實現(xiàn)發(fā)送端和接收端的同步,因此同步提取在通信系統(tǒng)中是至關(guān)重要的。一個簡單的接收系統(tǒng)框圖如圖1所示。 本文介紹一種基于現(xiàn)場可編程
  • 關(guān)鍵字: FPGA  通信系統(tǒng)    

基于FPGA的應(yīng)力應(yīng)變信號監(jiān)測系統(tǒng)的研究設(shè)計

  • 文中介紹了一種基于FPGA的多通道應(yīng)力應(yīng)變信號監(jiān)測系統(tǒng)的設(shè)計方案,該系統(tǒng)的研究為一些大型建筑結(jié)構(gòu)由于年代久遠而需要維護、維修提供客觀依據(jù),主要闡述了前端信號采集電路硬件以及FPGA上各個控制模塊的設(shè)計,系統(tǒng)可以通過NiosⅡ軟核修改FPGA中的各項采樣參數(shù),如采樣率、采樣通道數(shù)、起始通道等,來實現(xiàn)對不同對象的應(yīng)變情況進行實時監(jiān)測,模擬實驗表明系統(tǒng)運行穩(wěn)定可靠,采集精度高,具有很高的實用價值。
  • 關(guān)鍵字: FPGA  應(yīng)力  信號監(jiān)測系統(tǒng)    

基于時鐘頻率調(diào)整的時間同步的FPGA實現(xiàn)及應(yīng)用

  • 網(wǎng)絡(luò)化運動控制是未來運動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點間的時間同步精度提出了更高的要求。如造紙機械,運行速度為1 500~1 800m/min,同步運行的電機之間1mu;s的時間同步誤差將造成30 mu;
  • 關(guān)鍵字: FPGA  時鐘頻率  時間同步    
共9865條 231/658 |‹ « 229 230 231 232 233 234 235 236 237 238 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473