fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
DSP在磁存儲(chǔ)設(shè)備抗沖擊技術(shù)中的應(yīng)用
- 磁存儲(chǔ)設(shè)備是應(yīng)用廣泛的信息存儲(chǔ)器件,研究其抗振動(dòng)、抗沖擊的控制技術(shù)對于在惡劣環(huán)境下工作的硬盤和便攜式計(jì)算機(jī)具有重要意義。
- 關(guān)鍵字: 應(yīng)用 技術(shù) 沖擊 存儲(chǔ)設(shè)備 DSP
利用APTIX MP3C和Spartan-IIE FPGA實(shí)現(xiàn)數(shù)據(jù)系統(tǒng)的
- 隨著數(shù)字電路設(shè)計(jì)的規(guī)模及復(fù)雜程度的提高,對其進(jìn)行測試試驗(yàn)證所花費(fèi)的時(shí)間和費(fèi)用也隨之提高,所以減少測試驗(yàn)證成本是當(dāng)前數(shù)字電路設(shè)計(jì)的關(guān)鍵。
- 關(guān)鍵字: Spartan-IIE APTIX MP3C FPGA
基于FPGA的高級(jí)數(shù)據(jù)加密AES中的字節(jié)替換設(shè)計(jì)
- 介紹AES中的字節(jié)替換算法原理并闡述基于FPGA的設(shè)計(jì)和實(shí)現(xiàn)。為了提高系統(tǒng)工作速度,在設(shè)計(jì)中應(yīng)用了流水線技術(shù)。
- 關(guān)鍵字: FPGA AES 數(shù)據(jù)加密 字節(jié)
BittWare用FPGA實(shí)現(xiàn)I/O開關(guān)量大于5Gbps
- BittWare是混合(DSP和FPGA)電路板級(jí)方案供應(yīng)商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級(jí)傳輸鏈路架構(gòu))、I/O切換和處理器件。 ATLANTiS采用FPGA實(shí)現(xiàn),便于板外I/O通訊路由和處理,允許系統(tǒng)設(shè)計(jì)師們設(shè)置并動(dòng)態(tài)連接。所有輸入和輸出均通過ATLANTiS進(jìn)行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設(shè)及板載F
- 關(guān)鍵字: 5Gbps BittWare FPGA I/O
TI推出電源優(yōu)化DSP套件協(xié)助開發(fā)人員優(yōu)化
- 德州儀器(TI)宣布推出用于評估C55x DSP器件的TMS320C55x電源優(yōu)化DSP入門套件(DSK),為低功耗便攜式應(yīng)用的開發(fā)人員提供創(chuàng)新型設(shè)計(jì)工具。據(jù)介紹,C55x電源優(yōu)化DSK具備全面集成的電源估算與測量工具(其中包含用于電源監(jiān)控的內(nèi)置NIUSB測量硬件),可幫助開發(fā)人員準(zhǔn)確地規(guī)劃、分析、管理并優(yōu)化實(shí)時(shí)功耗,加速產(chǎn)品上市進(jìn)程,這相對于效率較低的設(shè)計(jì)能夠獲得更為顯著的競爭優(yōu)勢。 據(jù)稱,C55x電源優(yōu)化DSK是TI、SDI以及NI合作開發(fā)的結(jié)晶,能滿足開發(fā)人員快速設(shè)計(jì)低
- 關(guān)鍵字: DSP TI 電源優(yōu)化 模擬IC 電源
用FPGA控制CLC5958型A/D轉(zhuǎn)換器實(shí)現(xiàn)的高速PCI數(shù)據(jù)采集卡
- 詳細(xì)介紹CLC5958的內(nèi)部結(jié)構(gòu)和基本用法,提出一種基于FPGA和PCI總線的高速數(shù)據(jù)采集卡設(shè)計(jì)方案,并通過仿真驗(yàn)證了該方案的可行性。
- 關(guān)鍵字: 高速 PCI 數(shù)據(jù)采集 實(shí)現(xiàn) 轉(zhuǎn)換器 控制 CLC5958 A/D FPGA
TI推出三款新型音頻浮點(diǎn) DSP 器件
- 日前,德州儀器 (TI) 宣布推出三款基于 TMS320C67x DSP 系列的新型浮點(diǎn) DSP,進(jìn)一步降低了高品質(zhì)音頻產(chǎn)品的開發(fā)成本。基于 C67x DSP 的新內(nèi)核具有高效 C 語言效率,其 VLIW 架構(gòu)顯著提高應(yīng)用性能。TMS320C6722、TMS320C6726 與 TMS320C6727&nbs
- 關(guān)鍵字: DSP TI 器件 音頻浮點(diǎn)
采用FPGA的低功耗系統(tǒng)設(shè)計(jì)
- 結(jié)合采用低功耗元件和低功耗設(shè)計(jì)技術(shù)在目前比以往任何時(shí)候都更有價(jià)值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時(shí),限制設(shè)計(jì)的低功耗非常重要。本文將討論減小動(dòng)態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。 功耗的三個(gè)主要來源是啟動(dòng)、待機(jī)和動(dòng)態(tài)功耗。器件上電時(shí)產(chǎn)生的相關(guān)電流即是啟動(dòng)電流;待機(jī)功耗又稱作靜態(tài)功耗,是電源開啟但I(xiàn)/O上沒有開關(guān)活動(dòng)時(shí)器件的功耗;動(dòng)態(tài)功耗是指器件正常工作時(shí)的功耗。 啟動(dòng)電流因器件而異
- 關(guān)鍵字: FPGA 嵌入式 消費(fèi)電子
ADI發(fā)布《Embedded Media Processing》
- 美國模擬器件公司,今日發(fā)布由高級(jí)工程師David J. Katz和Rick Gentile編著的新書《Embedded Media Processing(嵌入式媒體處理)》出版。該書是為設(shè)計(jì)工程師開發(fā)嵌入式媒體處理系統(tǒng)撰寫的一本實(shí)用性指南,今日在波士頓市舉行的2005年嵌入式系統(tǒng)會(huì)議(ESC)上首次亮相。作者于2005年9月12日下午2:30至3:30在出版商Elsevier公司308號(hào)展位的特別簽售活動(dòng)中與到會(huì)者見面。 Katz先生和Gentile先生將
- 關(guān)鍵字: ADI DSP Embedded Media Processing 嵌入式媒體處理
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473