首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

2005年,SEED杭州辦事處成立

  •   2005年,杭州辦事處成立,SEED繼續(xù)保持在該地區(qū)發(fā)展的良好態(tài)勢(shì)。
  • 關(guān)鍵字: SEED  DSP   

基于C的設(shè)計(jì)方式簡(jiǎn)化FPGA/協(xié)處理器混合平臺(tái)軟硬件協(xié)同設(shè)計(jì)

  • 基于C的設(shè)計(jì)方式簡(jiǎn)化FPGA/協(xié)處理器混合平臺(tái)軟硬件協(xié)同設(shè)計(jì)   在最近幾年中日益流行在高性能嵌入式應(yīng)用中使用現(xiàn)場(chǎng)可編程門陣列(FPGA)。FPGA已經(jīng)被證明有能力處理各種不同的任務(wù),從相對(duì)簡(jiǎn)單的控制功能到更加復(fù)雜的算法操作。雖然FPGA在某些功能上比設(shè)計(jì)專用ASIC硬件具有時(shí)間和成本上的優(yōu)勢(shì),但在面向軟件應(yīng)用中FPGA比傳統(tǒng)處理器和DSP的優(yōu)勢(shì)并沒有體現(xiàn)出來。這很大程度上是由于過去割裂了硬件和軟件開發(fā)工具和方法之間的關(guān)系。  然而最近FPGA在面向軟件設(shè)計(jì)工具方面的發(fā)展,及器件容量的持續(xù)增
  • 關(guān)鍵字: FPGA/協(xié)處理器  

DSP把示波器性能帶入新水平

  • DSP把示波器性能帶入新水平幾十年來,實(shí)時(shí)示波器一直是電子器件設(shè)計(jì)和研發(fā)應(yīng)用的中流砥柱?;谑静ㄆ鞯臏y(cè)量一直為航空和高清電視、蜂窩網(wǎng)絡(luò)和筆記本電腦提供支持。示波器性能正不斷提高,以迎接帶寬和精度挑戰(zhàn)。         但是,這些挑戰(zhàn)正變得越來越難以解決。在理想情況下,測(cè)量儀器的帶寬應(yīng)該超過被觀察的目標(biāo)設(shè)備的帶寬。但是,示波器性能的基本指標(biāo) – 模擬帶寬與數(shù)字網(wǎng)絡(luò)交換單元一樣,受到各種技術(shù)的限制。這兩種平臺(tái)都使用速度最快的半導(dǎo)體
  • 關(guān)鍵字: DSP  

采用可配置處理器技術(shù)構(gòu)建多發(fā)射向量DSP

  • 采用可配置處理器技術(shù)構(gòu)建多發(fā)射向量DSP 音頻、視頻、圖像等所有媒體的數(shù)字化對(duì)信號(hào)處理提出了越來越高的要求,這些數(shù)字信號(hào)數(shù)據(jù)內(nèi)容需要建立、存儲(chǔ)、傳輸和重放。同時(shí),越來越多的通信和娛樂傳輸系統(tǒng)是便攜式的,這需要極大地提高信號(hào)處理的帶寬。日益增長的信號(hào)處理負(fù)載使得電氣功耗成為信號(hào)處理系統(tǒng)的制約因素?! SP是進(jìn)行數(shù)字信號(hào)處理的絕好選擇,因?yàn)閿?shù)字信號(hào)處理器可以編程,并且在當(dāng)今數(shù)字媒體處理飛速變化的世界里可以容易地處理眾多變化的標(biāo)準(zhǔn)。然而,通用DSP的“通用性”使得其并非對(duì)所有應(yīng)用都能夠?qū)崿F(xiàn)很好的功耗效率(po
  • 關(guān)鍵字: DSP  

TPS3307-33D在DSP圖像處理系統(tǒng)中的應(yīng)用

  • TPS3307-33D在DSP圖像處理系統(tǒng)中的應(yīng)用 摘要:本文主要針對(duì)高速電路板設(shè)計(jì)中電源監(jiān)控問題做了一些探討,表述了電源監(jiān)控的重要性,并以一個(gè)實(shí)際的例子說明了如何應(yīng)用TPS3307-33D來監(jiān)控DSP視頻處理卡的供電系統(tǒng),最后闡明了自己的一點(diǎn)心得。 關(guān)鍵字:TPS3307-33D DSP 電源監(jiān)控 Abstract: The paper is about research on some problems about voltage supervise and control on high-
  • 關(guān)鍵字: TPS3307-33D  DSP  電源監(jiān)控  

DSP 系統(tǒng)電源管理技術(shù)

  • DSP 系統(tǒng)電源管理技術(shù)在便攜式應(yīng)用中,低功耗是產(chǎn)品能否獨(dú)樹一幟的關(guān)鍵所在,其決定著產(chǎn)品的尺寸大小與操作時(shí)間。舉例來說,如果您在跨越大洋的飛行時(shí)選擇便攜式DVD播放器作為消遣,那么電池壽命將會(huì)成為您的首選標(biāo)準(zhǔn)之一。在本文中,我們將集中討論許多更為常用的基于軟件的技術(shù)。首先,我們從講解某些可用于嵌入式系統(tǒng)的電源管理技術(shù)開始,并談?wù)勂湓趯?shí)時(shí)應(yīng)用中會(huì)遇到的諸多難題。電源效率既由硬件設(shè)計(jì)與組件選擇決定,同時(shí)也由基于軟件的運(yùn)行時(shí)電源管理技術(shù)決定。本文后半部分將集中展示如何將技術(shù)子集成到用于數(shù)字信號(hào)處理器 (DSP)
  • 關(guān)鍵字: DSP  系統(tǒng)電源  模擬IC  電源  

FPGA紅了,工具廠商笑了

  • FPGA紅了,工具廠商笑了Cool FPGAs Make Tool Vendors Laugh據(jù)Gartner Dataquest在去年美國DAC(設(shè)計(jì)自動(dòng)化年會(huì))期間公布的數(shù)據(jù),每年采用ASIC開始進(jìn)行設(shè)計(jì)的數(shù)量在逐年下降,取而代之的是ASSP(特殊應(yīng)用標(biāo)準(zhǔn)產(chǎn)品),如圖1。由于深亞微米(DSM)制程以后,ASIC的開發(fā)成本不斷上升,因此標(biāo)準(zhǔn)產(chǎn)品中的FPGA是理想的選擇之一(如圖2)。FPGA的應(yīng)用領(lǐng)域不斷擴(kuò)大,未來,消費(fèi)電子(例如HDTV、無線路由器)和汽車電子是所有應(yīng)用中成長最快的(如圖3)。人們期盼
  • 關(guān)鍵字: FPGA  

面向儀表的嵌入式DSP硬件平臺(tái)

  • 面向儀表的嵌入式DSP硬件平臺(tái) An Embedded DSP Hardware Platform for Instruments 天津大學(xué)精密儀器與光電子工程學(xué)院精密測(cè)試技術(shù)及儀器國家重點(diǎn)實(shí)驗(yàn)室   王向軍 屈向峰 李艷華 摘 要:實(shí)現(xiàn)了一種基于DSP技術(shù)的儀表硬件平臺(tái)并對(duì)其性能進(jìn)行了實(shí)驗(yàn)分析。實(shí)驗(yàn)表明,該平臺(tái)具有較快的數(shù)據(jù)采集速度、較高的運(yùn)算能力和精度,能夠完成實(shí)時(shí)數(shù)據(jù)的采集和處理;而且平臺(tái)靈活性好,可實(shí)現(xiàn)多種類型信號(hào)的采集和處理。 關(guān)鍵詞:DSP;CPLD;硬件平臺(tái);儀器
  • 關(guān)鍵字: DSP  嵌入式  

平臺(tái) FPGA 的發(fā)展帶來了什么?

  • 平臺(tái) FPGA 的發(fā)展帶來了什么? Will The Evolution of Platform FPGAs? 當(dāng)今多平臺(tái) FPGA 動(dòng)搖 ASIC/ASSP 供應(yīng)商。 作者 Richard Sevcik 賽靈思公司可編程邏輯系統(tǒng)與知識(shí)產(chǎn)權(quán)/內(nèi)核及軟件解決方案部執(zhí)行副總裁   有關(guān) FPGA 是否是 ASIC 和 ASSP 可行替代品的爭(zhēng)論已經(jīng)持續(xù)了近十年。iSupply、Gartner Dataquest 及其它業(yè)界分析師的研究表明當(dāng)前正處在 ASIC 設(shè)計(jì)新客戶不斷減少,F(xiàn)PGA 設(shè)計(jì)新客戶
  • 關(guān)鍵字: FPGA  嵌入式  

以雙DSP為核心的FM-DCSK通信系統(tǒng)方案設(shè)計(jì)

在Matlab中實(shí)現(xiàn)FPGA硬件設(shè)計(jì)

  • System Generator for DSP是Xilinx公司開發(fā)的基于Matlab的DSP開發(fā)工具?同時(shí)也是一個(gè)基于FPGA的信號(hào)處理建模和設(shè)計(jì)工具。文章介紹了在Matlab中使用System Generator for DSP實(shí)現(xiàn)FPGA硬件設(shè)計(jì)的方法,同時(shí)給出了一個(gè)應(yīng)用實(shí)例。
  • 關(guān)鍵字: Matlab  FPGA  硬件設(shè)計(jì)    

定點(diǎn)DSP芯片TMS320F2812實(shí)現(xiàn)快速算法應(yīng)用

  • 論述了以DSP芯片TMS320F2812為核心的一種測(cè)量儀器的組成原理、設(shè)計(jì)思想以及快速定點(diǎn)算法的實(shí)現(xiàn)方法,同時(shí)對(duì)定點(diǎn)和浮點(diǎn)算法結(jié)果進(jìn)行了比較。
  • 關(guān)鍵字: 快速  算法  應(yīng)用  實(shí)現(xiàn)  TMS320F2812  DSP  芯片  定點(diǎn)  

基于高速雙DSP的柔性機(jī)載實(shí)時(shí)圖像跟蹤系統(tǒng)研究

  • 給出了以兩片高性能TMS320C6414作為核心處理器,并輔以FPGA來實(shí)現(xiàn)系統(tǒng)邏輯時(shí)序控制,從而組成雙DSP柔性機(jī)載實(shí)時(shí)圖像處理系統(tǒng)的設(shè)計(jì)方案。同時(shí)對(duì)系統(tǒng)的硬件資源選擇及工作流程進(jìn)行了討論。
  • 關(guān)鍵字: 圖像  跟蹤  系統(tǒng)  研究  實(shí)時(shí)  機(jī)載  高速  DSP  柔性  基于  

一種新型DSP(TS101)中的鏈路DMA

  • 鏈路DMA是在處理器內(nèi)核不干預(yù)的情況下,后臺(tái)利用鏈路口高速傳送數(shù)據(jù)的一種機(jī)制。TS101是高性能浮點(diǎn)數(shù)字信號(hào)處理器,它有8?jìng)€(gè)鏈路DMA通道,可以在內(nèi)部/外部存儲(chǔ)器和鏈路口之間、鏈路口與鏈路口之間進(jìn)行多種類型的DMA傳輸。
  • 關(guān)鍵字: DMA  鏈路  TS101  DSP  新型  

Altera推出具有突破性體系的Stratix II系列FPGA

  • FPGA已在數(shù)據(jù)通信、電信、無線通信、消費(fèi)類產(chǎn)品、醫(yī)療、工業(yè)和軍事等各應(yīng)用領(lǐng)域當(dāng)中占據(jù)重要地位。由于芯片開發(fā)成本不斷攀升,以及對(duì)更高性能的不斷追求,繼0.18mm和0.13mm之后,業(yè)界越來越熱衷于90nm芯片制造工藝。Xilinx、Intel等都已進(jìn)入該領(lǐng)域,Altera也是其重要的倡導(dǎo)者。近期,Altera推出了嶄新體系的大容量Stratix II系列FPGA。它具有創(chuàng)新的自適應(yīng)FPGA體系,即自適應(yīng)邏輯模塊(ALM),這使其在單個(gè)器件中具有雙倍多的邏輯容量,比第一代Stratix器件速度快50%,效
  • 關(guān)鍵字: Altera  FPGA  
共9865條 646/658 |‹ « 644 645 646 647 648 649 650 651 652 653 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473