新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > 德州MIT DARPA合力打造65納米SRAM

德州MIT DARPA合力打造65納米SRAM

——
作者: 時(shí)間:2006-02-13 來(lái)源: 收藏
ISSCC 會(huì)議文件論述  將有望使電池供電產(chǎn)品實(shí)現(xiàn)超低功耗

日前,麻省理工學(xué)院 () 的研究員將在著名的國(guó)際固態(tài)電路會(huì)議 (ISSCC) 上展示一款采用儀器 (TI) 先進(jìn) 65 納米 CMOS 工藝制造的超低功耗 (ULP) 256kb 靜態(tài)隨機(jī)存取 () 測(cè)試器件。該款  專(zhuān)為要求高性能、低功耗的電池供電設(shè)備開(kāi)發(fā)而成,能夠提供業(yè)界最低的電壓,而且設(shè)計(jì)人員正在考慮為該產(chǎn)品采用 TI 的 SmartReflex™ 電源管理技術(shù)來(lái)延長(zhǎng)移動(dòng)產(chǎn)品的電池使用壽命。

與 0.6 V 的 6T 對(duì)應(yīng)產(chǎn)品相比,0.4 V 亞閾值的 SRAM的泄漏功率降低了 2.25 倍。256kb SRAM 利用 TI 65 納米工藝實(shí)現(xiàn)了更小巧的外形,每個(gè)位單元 (bitcell) 包含 10 顆晶體管,使工作電壓能夠降至 400mV。

 的 Anantha P. Chandrakasan 教授指出:“超低功耗工作對(duì)許多新興商業(yè)和軍事應(yīng)用而言都是至關(guān)重要的。 研究生利用 TI 與  的資金開(kāi)發(fā)出了采用 65 納米CMOS 工藝的超低電壓邏輯與電路,工作電壓低于 400mV。供電電壓能降到如此低的水平,這對(duì)期望能耗最低的應(yīng)用至關(guān)重要,同時(shí)能實(shí)現(xiàn)超動(dòng)態(tài)的電壓縮放 (U-DVS)。ULP 技術(shù)的目的就是大幅降低功耗,同時(shí)盡可能減小對(duì)系統(tǒng)性能的影響?!?

MIT 的亞閾值電路研究組
SRAM 開(kāi)發(fā)是針對(duì)電池供電設(shè)備推出超低功耗 (ULP) 邏輯和計(jì)劃的一部分,建立在 TI 與 MIT 多年合作的基礎(chǔ)之上,并由美國(guó)國(guó)防高級(jí)研究計(jì)劃局 () 提供部分資金。該合作項(xiàng)目致力于節(jié)約有限電力,使電壓降至亞閾值,并確保實(shí)現(xiàn)超低功耗與高性能。此外,開(kāi)發(fā)存儲(chǔ)器模塊和邏輯與開(kāi)關(guān)模式電源 (SMPS) 等其它功能也屬于該項(xiàng)目范圍。

MIT 的工作包括分析給定系統(tǒng)的最小功耗點(diǎn),根據(jù)亞閾值電路的功耗特點(diǎn)進(jìn)行建模,以及電路類(lèi)型與架構(gòu)的開(kāi)發(fā)等。MIT 以新興應(yīng)用為重點(diǎn)研究對(duì)象,因?yàn)槟茉葱实闹匾詫?duì)這些應(yīng)用來(lái)說(shuō)大大超過(guò)了傳統(tǒng)的速度需求。

擴(kuò)展 SmartReflex™ 技術(shù)
MIT 與 TI 聯(lián)合開(kāi)發(fā)的 SRAM 器件建立在 TI 先進(jìn)的 65 納米工藝基礎(chǔ)之上,其集成的多種技術(shù)能夠充分滿足業(yè)界日益增長(zhǎng)的低功耗要求。多媒體及其他高級(jí)功能對(duì)處理能力的要求不斷提高,同時(shí)逐步降低功耗并控制散熱也變得至關(guān)重要,這對(duì)無(wú)線應(yīng)用而言尤為如此。TI 解決方案是 SmartReflex™ 動(dòng)態(tài)電源管理技術(shù),這種技術(shù)可根據(jù)用戶需求自動(dòng)調(diào)節(jié)電源電壓,從而有助于控制功耗。SmartReflex 技術(shù)通過(guò)監(jiān)控電路速度可以動(dòng)態(tài)地調(diào)節(jié)電壓,以便在不降低系統(tǒng)性能的情況下準(zhǔn)確地滿足性能要求。因此,對(duì)于每一種工作頻率而言,我們都能恰到好處地采用最低的功率,這就延長(zhǎng)了電池的使用壽命,并降低了設(shè)備產(chǎn)生的熱量。SmartReflex 技術(shù)能夠?qū)?nbsp;256kb SRAM 的電壓調(diào)節(jié)至亞閾值,這進(jìn)一步突顯和擴(kuò)展了其強(qiáng)大的功能。

TI 高級(jí)研究員兼TI 無(wú)線芯片技術(shù)中心總監(jiān) Uming Ko 博士指出:“在 MIT世界級(jí)的研究工作中,以及在對(duì)未來(lái)移動(dòng) SoC 產(chǎn)品意義深遠(yuǎn)的 ULP 設(shè)計(jì)技術(shù)方面,TI 發(fā)揮了自身的作用,并因此深感自豪。TI 將在未來(lái)移動(dòng) SoC 設(shè)計(jì)中充分利用這些技術(shù),進(jìn)一步加大推出新型無(wú)線娛樂(lè)、通信及連接功能的力度,實(shí)現(xiàn)更高的質(zhì)量、更長(zhǎng)的移動(dòng)設(shè)備工作時(shí)間以及更精彩的用戶體驗(yàn)?!?

關(guān)于 TI 65 納米工藝
TI 先進(jìn)的 65 納米工藝技術(shù)于去年 12 月通過(guò)質(zhì)量認(rèn)證并開(kāi)始投入量產(chǎn)。TI 65納米工藝可在更緊湊的空間內(nèi)實(shí)現(xiàn)更強(qiáng)的處理能力,同時(shí)不會(huì)導(dǎo)致功耗增加。TI 率先在業(yè)界實(shí)現(xiàn) 65 納米工藝技術(shù)的量產(chǎn),面向包括無(wú)線通信領(lǐng)域等在內(nèi)的各種目標(biāo)市場(chǎng)大量推出產(chǎn)品。

TI 首先于 2004 年早些時(shí)候透露了其工藝技術(shù),并于 2005 年 3 月宣布推出無(wú)線數(shù)字基帶處理器的樣片。與 TI 90 納米工藝相比,該工藝技術(shù)使晶體管的密度增加了一倍,功能相當(dāng)?shù)脑O(shè)計(jì)占用面積縮小了一半,而晶體管性能卻實(shí)現(xiàn)了高達(dá) 40% 的顯著提升。此外,TI 65 納米工藝還大幅降低了空閑狀態(tài)下晶體管的漏電流功耗,同時(shí)在“片上系統(tǒng)”(SoC)結(jié)構(gòu)中集成了上億個(gè)晶體管以支持模擬和數(shù)字功能。


關(guān)鍵詞: MIT DARPA SRAM 德州 存儲(chǔ)器

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉