新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 新品快遞 > Cavium多核處理器采用超高性能MIPS64架構(gòu)

Cavium多核處理器采用超高性能MIPS64架構(gòu)

—— 展示了MIPS架構(gòu)在64位嵌入式市場(chǎng)的強(qiáng)大實(shí)力
作者: 時(shí)間:2012-02-16 來(lái)源:電子產(chǎn)品世界 收藏

  為數(shù)字家庭、網(wǎng)絡(luò)和移動(dòng)應(yīng)用提供業(yè)界標(biāo)準(zhǔn)架構(gòu)與內(nèi)核的領(lǐng)導(dǎo)廠(chǎng)商美普思科技公司 ( Technologies, Inc) 今天宣布,其64  架構(gòu)已獲得 Cavium 用來(lái)開(kāi)發(fā)新款28 納米 OCTEON  III 64 系列多核心。Cavium 是網(wǎng)絡(luò)智能處理、通信和數(shù)字家庭應(yīng)用的領(lǐng)先半導(dǎo)體供應(yīng)商。OCTEON III 專(zhuān)為企業(yè)、數(shù)據(jù)中心、存取和服務(wù)供應(yīng)商市場(chǎng)而設(shè)計(jì),這些市場(chǎng)對(duì)于數(shù)據(jù)、語(yǔ)音和視頻融合的支持要求正日益提升。為滿(mǎn)足該需求,Cavium 推出的 OCTEON III 系列產(chǎn)品整合了 1 到 48 個(gè)主頻最高為 2.5GHz 的 MIPS64 內(nèi)核,每顆芯片可提供高達(dá) 120GHz 的 64 位計(jì)算能力。

本文引用地址:http://butianyuan.cn/article/129099.htm

  Cavium 的上一代 OCTEON II 處理器系列日前剛剛獲得 The Linley Group 頒發(fā)的 2011年“最佳嵌入式處理器”大獎(jiǎng)。OCTEON III 處理器系列以此獲獎(jiǎng)的產(chǎn)品為基礎(chǔ),納入更多的內(nèi)核與特性,以滿(mǎn)足云計(jì)算、高端核心和邊緣路由器、城域以太網(wǎng)、企業(yè)交換機(jī)、3G/4G/LTE 基站、企業(yè)安全網(wǎng)關(guān)與設(shè)備、存儲(chǔ)網(wǎng)絡(luò)和移動(dòng)核心骨干網(wǎng)設(shè)備等市場(chǎng)。

  Cavium 首席運(yùn)營(yíng)官 Rajiv Khemani 表示:“通過(guò)運(yùn)用業(yè)界標(biāo)準(zhǔn)的 MIPS64 架構(gòu)和其過(guò)去 20多年構(gòu)建的廣泛生態(tài)系統(tǒng),我們能以標(biāo)準(zhǔn) ISA 提供具備前所未有計(jì)算能力的突破性處理器。我們?cè)?2011 年曾以 OCTEON II 系列獲得全球最高的 CoreMark 標(biāo)準(zhǔn)處理器基準(zhǔn)測(cè)試分?jǐn)?shù)?,F(xiàn)在,我們推出 OCTEON III 處理器以繼續(xù)提供先進(jìn)的性能。由于我們的處理器可為 Tb(terabit)計(jì)算的新時(shí)代帶來(lái)獨(dú)一無(wú)二的價(jià)值,因此已為多家一線(xiàn)廠(chǎng)商廣泛采用。”

  MIPS 科技總裁兼首席執(zhí)行官 Sandeep Vij 表示:“Cavium 不斷地在先進(jìn)多核心處理器技術(shù)領(lǐng)域保持領(lǐng)先,以協(xié)助廠(chǎng)商應(yīng)對(duì)日益龐大的數(shù)據(jù)處理量挑戰(zhàn)。我們非常高興Cavium 能持續(xù)運(yùn)用 64 位 MIPS 架構(gòu)開(kāi)發(fā)創(chuàng)新技術(shù),MIPS 架構(gòu)自 1991 年以來(lái)便是各種網(wǎng)絡(luò)設(shè)備、服務(wù)器和其他設(shè)備的基礎(chǔ)。隨著有線(xiàn)和移動(dòng)網(wǎng)絡(luò)的流媒體、云計(jì)算和儲(chǔ)存網(wǎng)絡(luò)數(shù)據(jù)流量快速增加,更多廠(chǎng)商將利用 MIPS 架構(gòu)以提供下一代產(chǎn)品所需的高性能和效率。”

  通過(guò) Cavium 的創(chuàng)新芯片互連結(jié)構(gòu),多顆OCTEON III 處理器芯片能組為一個(gè)高性能邏輯處理器。所有的 OCTEON III 處理器全部采用新的專(zhuān)用硬件引擎,可加速搜索、協(xié)議分析和流量管理,以及增強(qiáng)的加密、壓縮和深度封包檢查。

  MIPS64 架構(gòu)為 64 位 MIPS嵌入式處理器設(shè)定了新的性能標(biāo)準(zhǔn)。強(qiáng)大的特性、標(biāo)準(zhǔn)化的指令、指令集架構(gòu)的前向兼容以及從MIPS32 架構(gòu)的升級(jí)路徑,使得MIPS64 架構(gòu)成為未來(lái)高性能MIPS 處理器的重要基礎(chǔ)。MIPS64 架構(gòu)擁有廣泛和成熟的基礎(chǔ)架構(gòu)與生態(tài)系統(tǒng),包括操作系統(tǒng)、中間軟件、開(kāi)發(fā)工具等,可為 MIPS64 用戶(hù)帶來(lái)明確的 64 位應(yīng)用效益。

路由器相關(guān)文章:路由器工作原理


路由器相關(guān)文章:路由器工作原理


交換機(jī)相關(guān)文章:交換機(jī)工作原理




關(guān)鍵詞: MIPS 處理器

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉