新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > FPGA入門:第一個工程實例之功能仿真運行

FPGA入門:第一個工程實例之功能仿真運行

作者: 時間:2018-08-30 來源:網(wǎng)絡(luò) 收藏

仿真的所有準備工作就緒了,下面我們就可以一鍵完成仿真工作。點擊菜單欄的ToolsàRun Simulation ToolàRTL Simulation。隨后ModelSim-Altera便啟動,如圖5.35所示,這是ModelSim-Altera軟件的工作界面。關(guān)于ModelSim-Altera軟件的基本使用建議大家參考該軟件菜單欄Help下自帶的一些文檔,尤其是HelpàPDF Documentation里的幾個文檔。ModelSim-ALTEra的功能也非常強大實用,如果要詳細展開來探討,恐怕也要專門寫本書才可以。限于篇幅,本書也只能是簡單的在工程需要時附帶的和大家介紹ModelSim-Altera的一些基本使用,深入的應(yīng)用還要靠大家自己花時間和精力去實踐和摸索。

本文引用地址:http://www.butianyuan.cn/article/201808/388024.htm

因為在Quartus II里,我們做了大量的工作,包括ModelSim-Altera仿真運行所需的各類文件,主要是被代碼和腳本,那么當我們調(diào)用ModelSim-Altera軟件時,它一方面要自動的將Altera器件的庫進行編譯,另一方面則會對前面所說的幾個設(shè)計文件進行編譯和運行,運行的對象當然是基于我們的測試腳本文件(*.vt)。在Wave窗口里,測試腳本的3個主要信號key_left、key_right和LED_light的波形已經(jīng)產(chǎn)生了。我們可以通過點擊Wave窗口右上角的Dock/Undock按鈕(即打向右上角箭頭那個圖標)將其進行獨立顯示,如圖5.36所示。

如圖5.37所示,這里的3個頂層信號key_left、left_right和LED_light都在仿真波形中顯示出來了。正如我們在測試腳本里面所控制的,在0-1000ns時,key_left = 1和key_right = 1;在1000-2000ns時,key_left = 1和key_right = 0;在2000-3000ns時,key_left = 0和key_right = 1;在3000-4000ns時,key_left = 0和key_right = 0。而輸出信號led_light的結(jié)果為:0-1000ns和3000-4000ns值為0,1000-3000ns值為1。這樣的結(jié)果正好滿足設(shè)計代碼里的輸入輸出關(guān)系:LED指示燈狀態(tài) = 按鍵左的鍵值異或 按鍵右的鍵值。

從仿真波形結(jié)果上,驗證了我們設(shè)計代碼是正確的,功能已經(jīng)實現(xiàn)。



關(guān)鍵詞: 測試

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉