新聞中心

EEPW首頁 > 編輯觀點 > 臺積電發(fā)布N4P工藝:增強版的5nm制程技術(shù)都有哪些不同?

臺積電發(fā)布N4P工藝:增強版的5nm制程技術(shù)都有哪些不同?

作者:陳玲麗 時間:2021-10-28 來源:電子產(chǎn)品世界 收藏

在2021開放創(chuàng)新平臺(OIP)生態(tài)系統(tǒng)論壇上,(TSMC)宣布推出工藝,這是以目前節(jié)點為基礎(chǔ),以性能為重點的增強型工藝。采用技術(shù)生產(chǎn)的首批產(chǎn)品預(yù)計于2022年下半年完成產(chǎn)品設(shè)計定案。

本文引用地址:http://butianyuan.cn/article/202110/429193.htm

工藝的推出強化了的先進(jìn)邏輯半導(dǎo)體技術(shù)組合,其中的每項技術(shù)皆具備獨特的效能、功耗效率以及成本優(yōu)勢。經(jīng)過優(yōu)化的N4P可提供高性能運算(HPC)與移動設(shè)備應(yīng)用一個更強化且先進(jìn)的技術(shù)平臺。

網(wǎng)頁捕獲_28-10-2021_165825_mp.weixin.qq.com.jpeg

N4

N4P是繼N5、N4后,家族的第三個主要強化版本。臺積電稱,N4P的性能較原先的N5增快11%,較N4增快6%。與N5相比,N4P的功耗效率提升22%,晶體管密度增加6%。

N4P工藝和此前N4工藝一樣,提供了更多的PPA(功率、性能、面積)優(yōu)勢,但保持了相同的設(shè)計規(guī)則、設(shè)計基礎(chǔ)設(shè)施、SPICE模擬程序和IP。

此外,N4P通過減少掩模數(shù)量降低了工藝復(fù)雜性并縮短了晶圓周期時間。由于都是技術(shù)平臺,臺積電稱N4P技術(shù)設(shè)計可將基于5nm制程的產(chǎn)品輕松移轉(zhuǎn)。憑借N5、N4、N3和最新的N4P,臺積電客戶在其產(chǎn)品的性能、面積、成本和功耗等多方面都可以有非常靈活的工藝選擇。

臺積電目前提供的5nm制程之后大規(guī)模制程的生產(chǎn)路線圖被認(rèn)為如下:

網(wǎng)頁捕獲_28-10-2021_17118_mp.weixin.qq.com.jpeg

iPhone13系列中的Apple A15Bionic工藝是由臺積電使用5nm (N5P) 工藝制造的,先前曾有傳言稱,蘋果下一代處理器會首發(fā)臺積電3nm工藝。但現(xiàn)在由于技術(shù)限制,臺積電無法保證3nm的量產(chǎn)時間,產(chǎn)能問題也尚未解決。

如今,臺積電剛好在這個時候帶來了N4P工藝,按照蘋果一貫的行事風(fēng)格A16很有可能使用更為穩(wěn)妥N4P工藝制程,這意味著明年旗艦智能手機(jī)的下一代高通驍龍898芯片很可能也將使用4nm節(jié)點制造。同時,即將推出的聯(lián)發(fā)科技天璣2000SoC也據(jù)稱正在使用4nm工藝進(jìn)行開發(fā)。

N5

5nm是臺積電的又一個重要工藝節(jié)點,分為N5、N5P兩個版本。前者相比于N7 7nm工藝性能提升15%、功耗降低30%,后者在前者基礎(chǔ)上繼續(xù)性能提升7%、功耗降低15%。

臺積電5nm使用第五代FinFET晶體管技術(shù),EUV極紫外光刻技術(shù)也擴(kuò)展到10多個光刻層,整體晶體管密度提升84% —— 7nm是每平方毫米9627萬個晶體管,5nm就將是每平方毫米1.771億個晶體管。

在制程越來越難以精進(jìn)的今天,臺積電為自己設(shè)定了優(yōu)化節(jié)點,以最大程度優(yōu)化當(dāng)前的量產(chǎn)工藝。例如,在N5和N7之間設(shè)定了一個N6制程,它是N7+的優(yōu)化版本,使用EUV,并會使用比N7+更多一些的EUV層數(shù)。因為越先進(jìn)的工藝越貴,而處于N5和N7之間的N6會為一些客戶提供一個價格較為容易接受的先進(jìn)制程。

5nm已經(jīng)是臺積電營收的重要來源。根據(jù)臺積電第三季度業(yè)績表現(xiàn),5nm制程出貨占該公司2021年第三季晶圓銷售金額的18%;7nm制程出貨占全季晶圓銷售金額的34%??傮w而言,先進(jìn)制程(包含7nm及更先進(jìn)制程)的營收達(dá)到全季晶圓銷售金額的52%。

臺積電今年投入的300億美元的資本預(yù)算中,80%將會投入到7nm及以下制程的芯片研發(fā),并將擴(kuò)大晶圓產(chǎn)能。除了在中國臺灣,臺積電還斥資120億美元在美國亞利桑那州建造一座5nm芯片工廠,首批美國雇傭的工程師在4月下旬已經(jīng)抵達(dá)臺灣,接受5nm技術(shù)培訓(xùn)。美國工廠建設(shè)已經(jīng)動工,預(yù)計設(shè)備將在2022年下半年進(jìn)廠。

總體而言,臺積電相信,其「大家的晶圓代工廠」(everyone's foundry) 戰(zhàn)略將使其在規(guī)模、市場份額和銷售額方面進(jìn)一步增長。該公司還預(yù)計,未來將保持其技術(shù)領(lǐng)先地位,這對其增長至關(guān)重要。

N3 / N2

除了5nm,臺積電3nm也將采用FinFET晶體管結(jié)構(gòu)。目前,3nm技術(shù)開發(fā)已步入正軌。臺積電總裁魏哲家表示,已經(jīng)為 HPC(高性能計算)和智能手機(jī)應(yīng)用程序開發(fā)了完整的平臺支持。3nm制程的風(fēng)險量產(chǎn)計劃于2021年進(jìn)行,2022年下半年開始規(guī)模量產(chǎn),“N3的客戶參與度很高。與N5相比,第一年N3的新流片量會更多?!?/p>

臺積電還推出了N3E作為3nm工藝系列的擴(kuò)展,預(yù)計N3E的量產(chǎn)計劃在N3之后的一年進(jìn)行。臺積電此前披露,N3 3nm工藝將在今年內(nèi)風(fēng)險性試產(chǎn),2022年下半年大規(guī)模量產(chǎn),2023年第一季度獲得實際收入,N3E 2024年量產(chǎn),N2 2nm 2025年量產(chǎn)。

面對虎視眈眈的三星和英特爾,魏哲家在三季度業(yè)績會上回應(yīng)稱,有信心臺積電會非常有競爭力,“在2025年,我們2nm的技術(shù)、密度和性能將是最具競爭力的。”他透露,臺積電2nm正在考慮使用GAA(環(huán)繞柵晶體管)技術(shù),但并未披露具體計劃。

由于如今全球芯片荒的環(huán)境,臺積電承受了巨大的產(chǎn)能壓力,但是產(chǎn)能問題又不是那么容易解決的,建廠投產(chǎn)都需要具備充足的條件,并且,隨著科技的進(jìn)步,整個行業(yè)對先進(jìn)工藝芯片的需求會越來越高,所以,未來對于臺積電來說,不僅需要擴(kuò)大產(chǎn)能,更需要研發(fā)新工藝,來緩解其他工藝的產(chǎn)能壓力了;只有這樣,才能維持住自身的競爭優(yōu)勢。



關(guān)鍵詞: 臺積電 N4P 5nm 制程

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉