新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 編輯觀點 > 處理器核改進 引發(fā)能耗地震

處理器核改進 引發(fā)能耗地震

作者:王瑩 時間:2008-05-16 來源:電子產品世界 收藏

  根據(jù),每18個月(起初是24個月)上的密度就會翻番,但是前幾年問題曾一度困擾Intel等公司的發(fā)展。為此,Intel對進行了大膽的修正,指出密度、性能和的折中發(fā)展規(guī)律。為此,多核開創(chuàng)了一個嶄新的計算時代。

本文引用地址:http://butianyuan.cn/article/82667.htm


     
       圖1 原摩爾定律不再有助于降低

  通常認為,多核設計與優(yōu)化的相互協(xié)同作用,才能帶來能耗降低的地震(圖2)。多年來一直倡導在SoC中進行多核設計,在可配置多核方面獨樹一幟的Tensilica,在多核低功耗方面取得了巨大的突破,產品已經應用于Cisco ASR 1000F系列產品上,Cisco的QuantumFlow采用了40核方案,Epson公司的PM-D870打印機采用了6核設計。


    
      圖2 特殊應用對改進性能和降低功耗幫助最大

  在近日舊金山舉行了Electronic Summit2008上,Tensilica公司的總裁兼CEO Chris Rowen博士稱該公司處理器核功耗是其競爭對手的1/3,并介紹了開發(fā)秘籍:
  1, 優(yōu)化指令。Tensilica每個優(yōu)化指令效率相當于普通的5~50個RISC指令;
  2, 處理器核數(shù)量增加,但每個核幾何尺寸更小,每個小核完成專門的功能,例如有的做無線通信、有的管協(xié)議,有的處理視頻,有的音頻……;在整體設計時,如果需要控制功能,控制核可以是Tensilca的,也可以是ARM或MIPS等公司的。
  3, 處理器核接口方面,為了方便實現(xiàn)多核,需要新的通訊支持,Tensilca的Xtensa處理器核有更多的指定內存(memory-mapped)I/O和直接連接選擇。
  4, 建模和模擬工具Xenergy Energy Explorer在結構上進行了突破,包括建模和分析,軟件開發(fā)和調試等。

晶體管相關文章:晶體管工作原理


晶體管相關文章:晶體管原理


評論


相關推薦

技術專區(qū)

關閉