新聞中心

EEPW首頁 > 物聯網與傳感器 > 業(yè)界動態(tài) > 美研制出納米級憶阻器芯片

美研制出納米級憶阻器芯片

—— 研制出納米級憶阻器芯片
作者: 時間:2009-04-13 來源:科技日報 收藏

  本報訊美國密歇根大學科學家開發(fā)出一種由級憶阻器構成的,該能存儲1千比特的信息。發(fā)表在《通訊》上的此項研究成果將有可能改變半導體產業(yè),使成功研制出更小、更快、更低廉的或電腦成為可能。

本文引用地址:http://butianyuan.cn/article/93350.htm

  憶阻器是一種電腦元件,可在一簡單封裝中提供內存與邏輯功能。此前,由于可靠性和重復性問題,所展示的都是只有少數憶阻器的電路,而研究人員此次展示的則是基于硅憶阻系統(tǒng)并能與CMOS兼容的超高密度內存陣列。CMOS指互補金屬氧化物半導體,是一種大規(guī)模應用于集成電路芯片制造的原料。

  雖然1千比特的信息量并不算大,但研究人員仍認為這是一大飛躍,這將使該技術更易于擴展以存儲更多的數據。芯片研制者、密歇根大學電氣工程與計算機科學系副教授呂煒表示,在一個芯片上集成更多的晶體管已變得越來越困難,因為晶體管縮小導致功耗增加,且難以安排所有必需的互連,將器件差異做到最小的成本也很高。而憶阻器的結構更簡單,它們更易于在一個芯片上封裝更多的數量,以達到最高可能密度,對于內存這樣的應用更具吸引力。

  基于憶阻器的內存芯片密度要比目前基于晶體管的芯片至少高出一個數量級(10倍)。呂煒說,如此高密度的電路,其運行速度也非???。例如,將信息存儲在憶阻器內存上的速度要比存儲在快閃內存上快3個數量級(1000倍)。

  憶阻器內存的另一優(yōu)勢是,在信息存儲上,它不像現今的動態(tài)隨機存取內存(DRAM)那樣短暫。DRAM會隨時間而消退,因此必須在1秒鐘內重寫好幾次。而憶阻器內存則更加穩(wěn)定,不需要被重寫。

  呂煒表示,憶阻器為通用內存的開發(fā)提供了可能。由于其被安放在集成電路上的密度是如此之高,因此也為研制出更堅固耐用的仿生邏輯電路帶來了希望。人類大腦中的每一個神經元通過突觸與一萬個其他神經元相連,工程師們無法憑借現今基于晶體管的電路達成這樣的連接,但憶阻器電路或許具有克服這種問題的潛力。



關鍵詞: 納米 芯片

評論


相關推薦

技術專區(qū)

關閉