fpga 文章 進(jìn)入fpga 技術(shù)社區(qū)
基于FPGA的固定倍率圖像縮放的實(shí)現(xiàn)
- 基于FPGA硬件實(shí)現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對(duì)輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設(shè)計(jì)為一個(gè)單元體的循環(huán)過程,在單元體內(nèi)部,事先計(jì)算出卷積系數(shù)。降低了FPGA設(shè)計(jì)的復(fù)雜性,提高了圖像縮放算法的運(yùn)算速度,增強(qiáng)了系統(tǒng)的實(shí)時(shí)性,已經(jīng)應(yīng)用于某款航空電子產(chǎn)品中,應(yīng)用效果良好。
- 關(guān)鍵字: 圖像縮放 卷積運(yùn)算 FPGA
基于FPGA的水聲信號(hào)高速采集存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 介紹了一種基于FPGA的水聲信號(hào)數(shù)據(jù)采集與存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),給出了系統(tǒng)的總體方案,并對(duì)各部分硬件和軟件的設(shè)計(jì)進(jìn)行了詳細(xì)描述。系統(tǒng)以FPGA作為數(shù)據(jù)的控制處理核心,以存儲(chǔ)容量達(dá)2 GB的大容量NAND型Flash作為存儲(chǔ)介質(zhì)。該系統(tǒng)主要由數(shù)據(jù)采集模塊、數(shù)據(jù)存儲(chǔ)模塊和RS-232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲(chǔ)容量大等特點(diǎn),實(shí)驗(yàn)證明該系統(tǒng)滿足設(shè)計(jì)要求。
- 關(guān)鍵字: 數(shù)據(jù)采集 Flash FPGA
FPGA系統(tǒng)調(diào)試問題及提高調(diào)試效率的方法
- 本文就調(diào)試FPGA系統(tǒng)時(shí)遇到的問題及有助于提高調(diào)試效率的方法,針對(duì)Altera和Xilinx的FPGA調(diào)試提供了最新的方法和工具。
- 關(guān)鍵字: 邏輯分析儀 測(cè)試內(nèi)核 FPGA
基于FPGA的線陣CCD器件驅(qū)動(dòng)器及其系統(tǒng)控制邏輯時(shí)序的設(shè)計(jì)
- 介紹一種基于FPGA設(shè)計(jì)線陣CCD器件TCDl208AP復(fù)雜驅(qū)動(dòng)電路和整個(gè)CCD的電子系統(tǒng)控制邏輯時(shí)序的方法,并給出時(shí)序仿真波形。工程實(shí)踐結(jié)果表明,該驅(qū)動(dòng)電路結(jié)構(gòu)簡(jiǎn)單、功耗小、成本低、抗干擾能力強(qiáng),適應(yīng)工程小型化的要求。
- 關(guān)鍵字: 時(shí)序綜合分析 CCD FPGA
FPGA低功耗設(shè)計(jì)小貼士
- 采用FPGA進(jìn)行低功耗設(shè)計(jì)并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類型、IP核、系統(tǒng)設(shè)計(jì)、軟件算法、功耗分析工具及個(gè)人設(shè)計(jì)方法都會(huì)對(duì)產(chǎn)品功耗產(chǎn)生影響。值得注意的是,如果使用不當(dāng),有些方法反而會(huì)增加功耗,因此必須根據(jù)實(shí)際情況選擇適當(dāng)?shù)脑O(shè)計(jì)方法。
- 關(guān)鍵字: 功率估算 結(jié)構(gòu)設(shè)計(jì) FPGA
基于NIOS Ⅱ處理器的數(shù)字信號(hào)解碼器設(shè)計(jì)
- 介紹了一種基于NIOS Ⅱ?qū)崿F(xiàn)數(shù)字信號(hào)解碼器的方法,該系統(tǒng)由FPGA 和相應(yīng)接口電路組成,將NIOS Ⅱ嵌入式軟核CPU 集成到FPGA 中構(gòu)成片上系統(tǒng)( SOC) ,可以將串行輸入的不歸零PCM 碼轉(zhuǎn)換為可分析的8 位并行碼,并通過上位機(jī)軟件顯示解碼結(jié)果。
- 關(guān)鍵字: 數(shù)字信號(hào)解碼器 嵌入式軟核CPU FPGA
基于FPGA的GSM系統(tǒng)直放站數(shù)字選頻器設(shè)計(jì)
- 提出了一種基于FPGA的數(shù)字選頻器設(shè)計(jì)方案,該數(shù)字選頻器應(yīng)用于八通道的GSM系統(tǒng)直放站,采用低成本的FPGA芯片Xilink Spartan-3A DSP XC3SD3400A進(jìn)行數(shù)字信號(hào)處理。給出了較詳細(xì)的硬件設(shè)計(jì)方案,并通過Agilent Technologies N5230A網(wǎng)絡(luò)分析儀對(duì)數(shù)字選頻器進(jìn)行了測(cè)量,被選出的有效相鄰信道之間的最小間隔能達(dá)到1MHz,能夠?qū)崿F(xiàn)較好的選頻功能,可滿足實(shí)際應(yīng)用的要求。
- 關(guān)鍵字: 數(shù)字選頻器 MSP430 FPGA
基于VHDL的感應(yīng)加熱電源數(shù)字移相觸發(fā)器設(shè)計(jì)
- 用數(shù)字觸發(fā)器的設(shè)計(jì)思想設(shè)計(jì)其硬件結(jié)構(gòu)并對(duì)軟件算法進(jìn)行了改進(jìn)。改進(jìn)后的數(shù)字移相觸發(fā)器簡(jiǎn)單可靠,產(chǎn)生脈沖的對(duì)稱性好,抗干擾能力強(qiáng),能夠保證捕獲到每一個(gè)換相區(qū)并及時(shí)觸發(fā)。
- 關(guān)鍵字: 鎖相環(huán)倍頻 脈沖觸發(fā)模塊 FPGA
基于FPGA的脈沖重復(fù)頻率(PRF)跟蹤器的設(shè)計(jì)
- 本文利用FPGA資源豐富?易于編程的特點(diǎn)設(shè)計(jì)了純硬方式的脈沖重復(fù)頻率跟蹤器,實(shí)現(xiàn)了在密集信號(hào)環(huán)境下的信號(hào)跟蹤,并且將多路并行的跟蹤器集成在一片F(xiàn)PGA中,簡(jiǎn)化了系統(tǒng)結(jié)構(gòu),縮小了體積?
- 關(guān)鍵字: 多路脈沖重復(fù)頻率跟蹤器 關(guān)聯(lián)比較器 FPGA
FPGA在航空電子系統(tǒng)中的設(shè)計(jì)應(yīng)用
- 由于競(jìng)爭(zhēng)的壓力和對(duì)飛機(jī)性能無止境的追求,航空電子從簡(jiǎn)單、獨(dú)立的設(shè)備發(fā)展到如今以每秒百萬位乃至更快的速度交換信息的高級(jí)智能系統(tǒng)網(wǎng)絡(luò)。這也帶來了必須克服的許多設(shè)計(jì)問題。
- 關(guān)鍵字: 高級(jí)智能系統(tǒng)網(wǎng)絡(luò) 航空電子 FPGA
有限狀態(tài)機(jī)的FPGA設(shè)計(jì)
- 有限狀態(tài)機(jī)是一種常見的電路,由于時(shí)序電路和組合電路組成,設(shè)計(jì)有限狀態(tài)機(jī)的第一步是確定采用Moore狀態(tài)機(jī)還是采用Mealy狀態(tài)機(jī)。Mealy狀態(tài)機(jī)的狀態(tài)轉(zhuǎn)變不僅和當(dāng)前狀態(tài)有關(guān),而且和各輸入信號(hào)有關(guān);Moore狀態(tài)機(jī)的轉(zhuǎn)變只和當(dāng)前狀態(tài)有關(guān)。從電路實(shí)現(xiàn)功能上來講,任何一種都可以實(shí)現(xiàn)同樣的功能。但他們的輸出時(shí)序不同,所以選擇使用哪種狀態(tài)機(jī)是要根據(jù)具體情況來定。
- 關(guān)鍵字: Moore狀態(tài)機(jī) Mealy狀態(tài)機(jī) FPGA
基于FPGA的帶Cache的嵌入式CPU的設(shè)計(jì)與實(shí)現(xiàn)
- MIPS(Microprocessor without Interlocked Pipeline STages)是一種典型的RISC(Reduced InstructiON Set Computer)微處理器,在嵌入式系統(tǒng)領(lǐng)域中得到廣泛的應(yīng)用。MIPS32TM指令集開放,指令格式規(guī)整,易于流水線設(shè)計(jì),大量使用寄存器操作。與CISC(Complex Instruction Set Computer)微處理器相比,RISC具有設(shè)計(jì)更簡(jiǎn)單、設(shè)計(jì)周期更短等優(yōu)點(diǎn),并可以應(yīng)用更多先進(jìn)的技術(shù),開發(fā)更快的下一代處理器。
- 關(guān)鍵字: 流水線CPU 時(shí)序設(shè)計(jì) FPGA
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473