EEPW首頁(yè) >>
主題列表 >>
fpga+dsp
fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
【從零開始走進(jìn)FPGA】 LCD1602 Hello World
- 前面說(shuō)過(guò),在C,C++等語(yǔ)言學(xué)習(xí)中,“Hello World”將會(huì)是第一個(gè)學(xué)習(xí)的代碼,但是在FPGA中由于電路驅(qū)動(dòng)的復(fù)雜性,與單片機(jī)雷同,我們無(wú)法在電腦上實(shí)現(xiàn)“Hello World”的顯示,而必須依靠相關(guān)硬件。因此我們不得不在一定的基礎(chǔ)上,才能講解關(guān)于LCD1602字符液晶的驅(qū)動(dòng),以及Hello World的顯示。 雷同于前面MCU按鍵消抖動(dòng)移植代碼,此處也可以移植MCU LCD1602驅(qū)動(dòng)代碼。本例程不是Bingo原創(chuàng),是按照網(wǎng)友“
- 關(guān)鍵字: FPGA LCD1602
結(jié)合FPGA與DSP的仿人假手控制系統(tǒng)設(shè)計(jì)
- 仿人假手作為肢殘患者重獲人手功能的主要對(duì)象,具有重大的社會(huì)需求。理想的假手應(yīng)具有人手的仿生特征,主要體現(xiàn)在假手構(gòu)造、控制方式與環(huán)境感知3個(gè)方面,但由于其有限的體積和復(fù)雜的傳感器系統(tǒng),對(duì)控制系統(tǒng)提出了更高的要求。 現(xiàn)有的控制系統(tǒng)有外置式和內(nèi)置式兩種。外置式控制系統(tǒng)多用于研究型假手,如Cyber Hand,Tokyo Hand,Vanderbilt Hand等,這種控制系統(tǒng)主要用于算法、方案的驗(yàn)證,在殘疾人應(yīng)用上推廣意義較小。內(nèi)置式控制系統(tǒng)在研究型假手和商業(yè)型假手上均有應(yīng)用,其中研究型假手控制系統(tǒng),
- 關(guān)鍵字: FPGA DSP
基于DSP的大功率開關(guān)電源的設(shè)計(jì)
- 本文介紹的基于DSP的大功率高頻開關(guān)電源,充分發(fā)揮了DSP強(qiáng)大功能,可以對(duì)開關(guān)電源進(jìn)行多方面控制,并且能夠簡(jiǎn)化器件,降低成本,減少功耗,提高設(shè)備的可靠性。 1、電源的總體方案 本文所設(shè)計(jì)的開關(guān)電源的基本組成原理框圖如圖1所示,主要由功率主電路、DSP控制回路以及其它輔助電路組成。 開關(guān)電源的主要優(yōu)點(diǎn)在“高頻”上。通常濾波電感、電容和變壓器在電源裝置的體積和重量中占很大比例。從“電路”和“電機(jī)學(xué)”的有關(guān)知識(shí)可知,提
- 關(guān)鍵字: DSP 開關(guān)電源
基于ARM11和DSP協(xié)作視頻流處理技術(shù)的3G視頻安全帽設(shè)計(jì)
- 1.引言 為提高在高危工作場(chǎng)所現(xiàn)場(chǎng)作業(yè)的可控性,本文采用仿生學(xué)原理和高集成度設(shè)計(jì)實(shí)現(xiàn)了與人眼同視角的3G視頻安全帽。本設(shè)計(jì)由視頻安全帽和腰跨式數(shù)據(jù)處理終端兩部分組成,采用高可靠性航空插頭連接。其中圖像處理采用三星公司的S3C6410ARM11處理器和TMS320DM642 DSP處理器組成。本設(shè)計(jì)結(jié)合DSP處理器在視頻壓縮方面的優(yōu)勢(shì)和運(yùn)行于ARM之上的Linux操作系統(tǒng)在數(shù)據(jù)管理與任務(wù)調(diào)度機(jī)制方面的出色表現(xiàn),由DSP完成圖像處理功能,并通過(guò)高速接口把視頻數(shù)據(jù)傳輸給嵌入式微處理系統(tǒng),完成視頻數(shù)據(jù)的
- 關(guān)鍵字: ARM11 DSP
駿龍科技最新物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動(dòng)方案擴(kuò)展Altera MAX 10 FPGA的應(yīng)用
- 領(lǐng)先的技術(shù)分銷商駿龍科技有限公司發(fā)布了基于Altera MAX® 10的“Mpression Odyssey(奧德賽)”物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動(dòng)方案。Altera的MAX® 10 FPGA在低成本、單芯片、瞬時(shí)上電的可編程邏輯器件中提供了先進(jìn)的處理能力,駿龍科技推出的產(chǎn)品進(jìn)一步驗(yàn)證了MAX® 10 FPGA的卓越性能,并進(jìn)一步豐富了Altera公司的工業(yè)解決方案。 “Mpression Odyssey(奧德賽)”開發(fā)套件是一
- 關(guān)鍵字: 駿龍科技 Altera FPGA
一種基于FPGA的OLED顯示系統(tǒng)
- 針對(duì)LCD顯示屏溫度適應(yīng)性差、可視角度小、LCD的通用驅(qū)動(dòng)電路實(shí)現(xiàn)的對(duì)比度較低等缺點(diǎn),采用OLED作為顯示器件,設(shè)計(jì)并實(shí)現(xiàn)了一種使用FPGA驅(qū)動(dòng)OLED的顯示系統(tǒng)。采用PIC16F690單片機(jī)作為微處理器控制整機(jī)時(shí)序,利用FPGA進(jìn)行視頻信號(hào)處理,完成格式轉(zhuǎn)換、色空間處理以及隔行轉(zhuǎn)逐行操作,最終實(shí)現(xiàn)驅(qū)動(dòng)顯示。系統(tǒng)的測(cè)試結(jié)果表明,該方案不僅能顯著提高畫面對(duì)比度,而且能穩(wěn)定顯示監(jiān)控圖像,為后繼功能的拓展提供了平臺(tái)。 一種基于FPGA的OLED顯示系統(tǒng).pdf
- 關(guān)鍵字: FPGA OLED
基于FPGA的OLED真彩色動(dòng)態(tài)圖像顯示的實(shí)現(xiàn)
- 作為第3代顯示器,有機(jī)電致發(fā)光器件(Organic Light Emitting Diode,OLED)由于其主動(dòng)發(fā)光、響應(yīng)快、高亮度、全視角、直流低壓驅(qū)動(dòng)、全固態(tài)以及不易受環(huán)境影響等優(yōu)異特性,具有LCD無(wú)法比擬的優(yōu)點(diǎn),在手機(jī)、個(gè)人電子助理(PDA)、數(shù)碼相機(jī)、車載顯示、筆記本電腦、壁掛電視以及軍事領(lǐng)域都具有廣闊的應(yīng)用前景,因而得到了業(yè)界廣泛的關(guān)注。OLED發(fā)展至今,已經(jīng)由最初的單色發(fā)展到現(xiàn)在的全彩,與此同時(shí)對(duì)驅(qū)動(dòng)電路也提出了更高的要求,由最初的無(wú)灰階單色靜態(tài)驅(qū)動(dòng),到彩色動(dòng)態(tài)驅(qū)動(dòng)。 目前,OLE
- 關(guān)鍵字: FPGA OLED
FPGA是什么
- FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA——工作原理 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic
- 關(guān)鍵字: FPGA Xilinx FPGA是什么
FPGA是什么?
- 導(dǎo)讀:本文系統(tǒng)講解了FPGA是什么及其結(jié)構(gòu)、原理、生產(chǎn)廠家等內(nèi)容,敬請(qǐng)閱讀~~ 一、FPGA是什么- -簡(jiǎn)介 FPGA,是Field Programmable Gate Array的簡(jiǎn)稱,中文名稱為現(xiàn)場(chǎng)可編程門陣列,是一種可編程器件,是在PAL(可編程邏輯陣列)、GAL(通用陣列邏輯)、CPLD(復(fù)雜可編程邏輯器件)等傳統(tǒng)邏輯電路和門陣列的基礎(chǔ)上發(fā)展起來(lái)的一種半定制電路,主要應(yīng)用于ASIC(專用集成電路)領(lǐng)域,既解決了半定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 二、FP
- 關(guān)鍵字: FPGA CPLD FPGA是什么
DSP是什么--DSP是神馬東東??
- 導(dǎo)讀:本文主要介紹的是DSP是什么,不懂得童鞋們快隨小編一起學(xué)習(xí)一下DSP到底是個(gè)神馬東東吧! 1.DSP是什么--簡(jiǎn)介 DSP的全稱為Digital Signal Process,即數(shù)字信號(hào)處理技術(shù),DSP芯片即指能夠?qū)崿F(xiàn)數(shù)字信號(hào)處理技術(shù)的芯片。近年來(lái),數(shù)字信號(hào)處理器(DSP)芯片已經(jīng)廣泛用于自動(dòng)控制、圖像處理、通信技術(shù)、網(wǎng)絡(luò)設(shè)備、儀器儀表和家電等領(lǐng)域;DSP為數(shù)字信號(hào)處理提供了高效而可靠的硬件基礎(chǔ)。DSP芯片的內(nèi)部采用程序和數(shù)據(jù)分開的哈佛結(jié)構(gòu),具有專門的硬件乘法器,廣泛采用流水線操作,提供
- 關(guān)鍵字: DSP TMS320x24x DSP是什么
一種基于DSP的MIMO系統(tǒng)空時(shí)編碼盲識(shí)別方法
- 空時(shí)編碼(Space—Time Block Coding,STBC)是達(dá)到或接近MIMO無(wú)線信道容量的一種有效的編碼方式。空時(shí)編碼方式的盲識(shí)別是通信對(duì)抗領(lǐng)域需迫切研究的領(lǐng)域,其能夠?yàn)镸IMO系統(tǒng)對(duì)抗技術(shù)提供基礎(chǔ)和技術(shù)支撐,具有重要的研究?jī)r(jià)值。 時(shí)滯相關(guān)算法是根據(jù)不同空時(shí)編碼的相關(guān)矩陣在不同時(shí)延統(tǒng)計(jì)下的差異性,采用逐級(jí)對(duì)比,實(shí)現(xiàn)對(duì)空時(shí)編碼方式的盲識(shí)別。擁有計(jì)算精度高,抗頻偏效果好等優(yōu)點(diǎn)。文中提出一種基于ADI公司DSP芯片TigerSHARCTS201S的空時(shí)編碼盲識(shí)別方案設(shè)計(jì)和實(shí)現(xiàn)。
- 關(guān)鍵字: DSP MIMO
基于FPGA的MIMO視頻緩存器的設(shè)計(jì)與實(shí)現(xiàn)
- 隨著高速處理器的不斷發(fā)展,嵌入式系統(tǒng)應(yīng)用的領(lǐng)域越來(lái)越廣泛,高速大容量緩存器被廣泛應(yīng)用于音視頻系統(tǒng)中,然而專用的高速大容量緩存芯片價(jià)格過(guò)于昂貴,傳統(tǒng)SDRAM在帶寬上已經(jīng)逐漸無(wú)法滿足應(yīng)用要求,特別是對(duì)于多路數(shù)據(jù)多進(jìn)多出時(shí),兩者都無(wú)法很好的滿足要求,這里提出一種利用雙沿隨機(jī)動(dòng)態(tài)存儲(chǔ)器(DDR SDRAM)結(jié)合外加專用電路的設(shè)計(jì)方案。 設(shè)計(jì)應(yīng)用在基于DVB-C的EOAM調(diào)制器系統(tǒng)中,該系統(tǒng)的基本要求能夠緩存集合多路視頻TS流的千兆IP數(shù)據(jù),并對(duì)IP數(shù)據(jù)進(jìn)行多路高速分發(fā);輸入為2個(gè)千兆網(wǎng)口,輸出至RF射
- 關(guān)鍵字: FPGA MIMO
基于FPGA和虛擬儀器的DDS信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 信號(hào)發(fā)生器是一種常用的信號(hào)源,廣泛應(yīng)用于通信、測(cè)量、科研等現(xiàn)代電子技術(shù)領(lǐng)域。信號(hào)發(fā)生器的核心技術(shù)是頻率合成技術(shù),主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數(shù)字合成技術(shù)(DDS)。DDS 是開環(huán)系統(tǒng),無(wú)反饋環(huán)節(jié),輸出響應(yīng)速度快,頻率穩(wěn)定度高。因此直接數(shù)字頻率合成技術(shù)是目前頻率合成的主要技術(shù)之一。文中的主要內(nèi)容是采用FPGA 結(jié)合虛擬儀器技術(shù),進(jìn)行DDS 信號(hào)發(fā)生器的開發(fā)[1-2]。 1 DDS 工作原理 圖1 是DDS 基本結(jié)構(gòu)框圖。以正弦波信號(hào)發(fā)生器為例,利用DDS 技術(shù)
- 關(guān)鍵字: FPGA DDS
基于FPGA+DDS的正弦信號(hào)發(fā)生器的設(shè)計(jì)
- 1971年,美國(guó)學(xué)者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱之為直接數(shù)字頻率合成器DDS(Direct Digitial Frequency Synthesis)[1].這是頻率合成技術(shù)的一次重大革命,但限于當(dāng)時(shí)微電子技術(shù)和數(shù)字信號(hào)處理技術(shù)的限制,DDS并沒(méi)有得到足夠的重視。隨著現(xiàn)代超大規(guī)模集成電路集成工藝的高速發(fā)展,數(shù)字頻率合成技術(shù)得到了質(zhì)
- 關(guān)鍵字: FPGA DDS
基于CPLD的系統(tǒng)硬件看門狗設(shè)計(jì)
- 引言 在以單片機(jī)、DSP等處理器為核心的數(shù)字系統(tǒng)中,看門狗是不可缺少的一部分,特別是在對(duì)可靠性要求極高的系統(tǒng)中,如箭上伺服控制器,由于箭體內(nèi)強(qiáng)弱電交叉使用,或者地面測(cè)試環(huán)境復(fù)雜多變,會(huì)產(chǎn)生諸多干擾和輻射。它們的沖擊會(huì)使CPU在執(zhí)行指令時(shí)的地址碼或操作碼發(fā)生變化,甚至將操作數(shù)作為操作碼執(zhí)行,導(dǎo)致程序跑飛。為使系統(tǒng)在規(guī)定時(shí)間內(nèi)重新正常工作,一種有效的措施是采用硬件看門狗技術(shù)。 本設(shè)計(jì)的最初思路來(lái)源:實(shí)現(xiàn)高可靠性數(shù)字伺服控制器軟、硬件看門狗的雙冗余設(shè)計(jì)要求,目前缺少軍品級(jí)國(guó)產(chǎn)化硬件看門狗器件,在
- 關(guān)鍵字: CPLD DSP
fpga+dsp介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473