首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

Altera發(fā)售20 nm SoC

  •   Altera公司今天開始發(fā)售其第二代SoC系列,進(jìn)一步鞏固了在SoC FPGA產(chǎn)品上的領(lǐng)先地位。Arria? 10 SoC是業(yè)界唯一在20 nm FPGA架構(gòu)上結(jié)合了ARM?處理器的可編程器件。與前一代SoC FPGA相比,Arria 10 SoC進(jìn)行了全面的改進(jìn),支持實(shí)現(xiàn)性能更好、功耗更低、功能更豐富的嵌入式系統(tǒng)。Altera將在德國紐倫堡舉行的嵌入式世界2015大會(huì)上展示其基于SoC的解決方案,包括業(yè)界唯一的20 nm SoC FPGA。   Altera的SoC產(chǎn)品市場(chǎng)資深總監(jiān)
  • 關(guān)鍵字: Altera  SoC  FPGA  

低成本DSP開發(fā)平臺(tái)加快成像檢測(cè)和高級(jí)音頻應(yīng)用上市時(shí)間

  •   Analog Devices, Inc. (ADI(58.55, -0.33, -0.56%))最近針對(duì)要求嚴(yán)苛的超低功耗成像檢測(cè)和高級(jí)音頻實(shí)時(shí)應(yīng)用,推出兩款基于低成本Blackfin®處理器的開發(fā)平臺(tái)BLIP ADSP-BF707和ADSP-BF706 EZ-KIT Mini。Blackfin低功耗成像平臺(tái)(BLIP)利用ADSP-BF707 Blackfin處理器和ADI優(yōu)化軟件庫,實(shí)現(xiàn)視頻占用檢測(cè)。ADSP-BF706 EZ-KIT Mini®開發(fā)平臺(tái)針對(duì)從便攜式音頻到聲音處理與
  • 關(guān)鍵字: DSP  

工程師分享:如何正確選擇電源模塊?

  •   也許你常常會(huì)發(fā)現(xiàn)自己面臨相當(dāng)緊張的項(xiàng)目最后期限要求。舉例來說,你的經(jīng)理剛給你布置了為一個(gè)新電信系統(tǒng)設(shè)計(jì)電源的任務(wù)。設(shè)計(jì)從在FPGA上實(shí)現(xiàn)的概念證明開始,現(xiàn)在到了必須創(chuàng)造電源的時(shí)候。一個(gè)隔離式電源模塊提供12V電源,為先進(jìn)的ASIC、微控制器、FPGA和各種其他元件供電。一如既往,這些元件實(shí)際上充滿了電路板的空間,提供充分的電力、穩(wěn)定性、熱性能、低噪聲及可靠性需要挑戰(zhàn)物理定律。而你只有一個(gè)星期時(shí)間來創(chuàng)造這個(gè)電源。(嘆息)沒錯(cuò),就是這樣,好戲開場(chǎng)了!   由于ASIC、微控制器和FPGA的大電流要求,你
  • 關(guān)鍵字: FPGA  電源  

FPGA在數(shù)字信號(hào)處理中的簡(jiǎn)單應(yīng)用

  •   數(shù)字信號(hào)處理技術(shù)已經(jīng)成功運(yùn)用于信號(hào)地濾波、語音、圖像、音頻、信息系統(tǒng)、控制和儀表設(shè)備??删幊虜?shù)字信號(hào)處理器在20 世紀(jì)70 年代地引入更是使DSP 技術(shù)突飛猛進(jìn),取得巨大成功,這些PDSP 都是基于精簡(jiǎn)指令集(RISC)計(jì)算機(jī)范例的架構(gòu)。它的優(yōu)勢(shì)源于大多說信號(hào)處理算法的乘-累加運(yùn)算(MAC)都是非常密集的。通過多級(jí)流水線架構(gòu),PDSP 可以獲得僅受陣列乘法器的速度限制的MAC 速度。由此可以認(rèn)為FPGA 也能夠用來實(shí)現(xiàn)MAC 單元,且具有速度優(yōu)勢(shì),但是,如果PDSP 能夠滿足所需要的MAC 速度,那么
  • 關(guān)鍵字: FPGA  信號(hào)處理  

FPGA四大設(shè)計(jì)要點(diǎn)解析

  •   本文敘述概括了FPGA應(yīng)用設(shè)計(jì)中的要點(diǎn),包括,時(shí)鐘樹、FSM、latch、邏輯仿真四個(gè)部分。   FPGA的用處比我們平時(shí)想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡(jiǎn)單邏輯單元(LE)。   早期的FPGA相對(duì)比較簡(jiǎn)單,所有的功能單元僅僅由管腳、內(nèi)部buffer、LE、RAM構(gòu)建而成,LE由LUT(查找表)和D觸發(fā)器構(gòu)成,RAM也往往容量非常小。   現(xiàn)在的FPGA不僅包含以前的LE,RAM也更大更快更靈活,管教IOB也更加的復(fù)雜,支持的IO類型也更多,而且內(nèi)部還集成了一
  • 關(guān)鍵字: FPGA  Testbench  

經(jīng)驗(yàn)總結(jié):FPGA時(shí)序約束的6種方法

  •   對(duì)自己的設(shè)計(jì)的實(shí)現(xiàn)方式越了解,對(duì)自己的設(shè)計(jì)的時(shí)序要求越了解,對(duì)目標(biāo)器件的資源分布和結(jié)構(gòu)越了解,對(duì)EDA工具執(zhí)行約束的效果越了解,那么對(duì)設(shè)計(jì)的時(shí)序約束目標(biāo)就會(huì)越清晰,相應(yīng)地,設(shè)計(jì)的時(shí)序收斂過程就會(huì)更可控。   下文總結(jié)了幾種進(jìn)行時(shí)序約束的方法。按照從易到難的順序排列如下:   0. 核心頻率約束   這是最基本的,所以標(biāo)號(hào)為0。   1. 核心頻率約束+時(shí)序例外約束   時(shí)序例外約束包括FalsePath、MulticyclePath、MaxDelay、MinDelay。但這還不是最完整的時(shí)序
  • 關(guān)鍵字: FPGA  時(shí)序約束  

零基礎(chǔ)學(xué)FPGA(十五)Testbenth 很重要,前仿真全過程筆記(上篇)

  •   上一篇文章我介紹了一下一片簡(jiǎn)易CPU的設(shè)計(jì),今天的課程我講仿真,也即前仿真。這次課程,小墨同學(xué)將和大家從建立工程開始,一步步梳理testbench的書寫過程,幫助大家對(duì)仿真有一個(gè)深刻的概念。以后在做項(xiàng)目時(shí),不要?jiǎng)硬粍?dòng)就把程序下到板子里調(diào)試,看問題不對(duì)再去改程序,再下到板子里調(diào)試,如此往返,會(huì)浪費(fèi)大量的時(shí)間,簡(jiǎn)單的項(xiàng)目還好,但是到了大型項(xiàng)目的話,是不可能有這么多時(shí)間讓我們這樣調(diào)的。因此,小墨同學(xué)在這里說,testbench很重要,做好了仿真,可以為我們節(jié)約大量的開發(fā)時(shí)間。   下面我們開始吧~   
  • 關(guān)鍵字: FPGA  Testbenth   

基于DSP的電子節(jié)氣門PID控制

  •   引言   以往的直流電機(jī)調(diào)速系統(tǒng)通常采用單片機(jī)或DSP進(jìn)行控制,而單片機(jī)需要使用大量的外圍電路,且系統(tǒng)的可升級(jí)性差,如更換控制器,往往要對(duì)整個(gè)軟硬件進(jìn)行重新設(shè)計(jì),可重用性不高。而采用DSP作為主要控制器,如果碰到處理多任務(wù)系統(tǒng)時(shí),一片DSP不能勝任,這時(shí)就需要再擴(kuò)展一片DSP或者FPGA芯片來輔助控制,從而實(shí)行雙芯片控制模式。但這樣做,既增加了兩個(gè)處理器之間同步和通信的負(fù)擔(dān),又使系統(tǒng)實(shí)時(shí)性變壞,延長系統(tǒng)開發(fā)時(shí)間?;谝陨洗祟悊栴},本文提出了采用Altera公司推出的NiosⅡ軟核來控制直流電機(jī)調(diào)速系
  • 關(guān)鍵字: DSP  PID  

基于FPGA的高速PID控制器設(shè)計(jì)與仿真

  •   在CNC(電腦數(shù)控)加工、激光切割、自動(dòng)化磨輥弧焊系統(tǒng)、步進(jìn)/伺服電機(jī)控制及其他由電機(jī)控制的機(jī)械組裝定位運(yùn)動(dòng)控制系統(tǒng)中,PID控制器應(yīng)用得非常廣泛。其設(shè)計(jì)技術(shù)成熟,長期以來形成了典型的結(jié)構(gòu),參數(shù)整定方便,結(jié)構(gòu)更改靈活,能滿足一般控制的要求。   此類運(yùn)動(dòng)控制系統(tǒng)的被控量常為速度、角度等模擬量,被控量與設(shè)定值之間的誤差值經(jīng)離散化處理后,可由數(shù)字PID控制器實(shí)現(xiàn)的控制算法加以運(yùn)算,最后再轉(zhuǎn)換為模擬量反饋給被控對(duì)象,這就是PID控制中常用的近似逼近原理。   采用這種結(jié)構(gòu)設(shè)計(jì)的控制系統(tǒng),其性能只能與原連
  • 關(guān)鍵字: FPGA  PID  

基于 DSP 的電子負(fù)載:模糊自適應(yīng)整定 PID 控制策略

  •   4.3模糊自適應(yīng)整定PID控制策略   在實(shí)際調(diào)試過程中,現(xiàn)場(chǎng)被控測(cè)試對(duì)象參數(shù)未知,電子負(fù)載電源板和信號(hào)板上打規(guī)模的模擬器件的引進(jìn),存在控制信號(hào)慣性滯后性,使得常規(guī)PID控制器往往不能達(dá)到理想的控制效果,為了進(jìn)一步提高PID控制的性能,以適應(yīng)復(fù)雜的工況和高性能指標(biāo)的控制要求,模糊PID控制就是針對(duì)控制信號(hào)時(shí)延而提出的,將傳統(tǒng)的PID調(diào)節(jié)技術(shù)和模糊控制技術(shù)相結(jié)合,利用模糊邏輯對(duì)PID調(diào)節(jié)器的參數(shù)進(jìn)行調(diào)節(jié)以補(bǔ)償模擬器件延時(shí)對(duì)系統(tǒng)的影響。因此,本系統(tǒng)引入模糊控制理論設(shè)計(jì)一個(gè)模糊PID控制器,根據(jù)實(shí)時(shí)監(jiān)測(cè)的
  • 關(guān)鍵字: DSP  PID   

基于FPGA的跨時(shí)鐘域信號(hào)處理——借助存儲(chǔ)器

  •   為了達(dá)到可靠的數(shù)據(jù)傳輸,借助存儲(chǔ)器來完成跨時(shí)鐘域通信也是很常用的手段。在早期的跨時(shí)鐘域設(shè)計(jì)中,在兩個(gè)處理器間添加一個(gè)雙口RAM或者FIFO來完成相互間的數(shù)據(jù)交換是很常見的做法。如今的FPGA大都集成了一些用戶可靈活配置的存儲(chǔ)塊,因此,使用開發(fā)商提供的免費(fèi)IP核可以很方便的嵌入一些常用的存儲(chǔ)器來完成跨時(shí)鐘域數(shù)據(jù)傳輸?shù)娜蝿?wù)。使用內(nèi)嵌存儲(chǔ)器和使用外部擴(kuò)展存儲(chǔ)器的基本原理是一樣的,如圖1所示。    ?   圖1 借助存儲(chǔ)器的跨時(shí)鐘域傳輸   雙口RAM更適合于需要互通信的設(shè)計(jì),只要雙方
  • 關(guān)鍵字: FPGA  存儲(chǔ)器  

如何用PMIC快速、輕松且劃算的為FPGA供電

  •   如果你是一名研究現(xiàn)場(chǎng)可編程門陣列(FPGA)的工程師,你就應(yīng)該知道這些器件的高效運(yùn)行需要優(yōu)化的電源序列。使用離散組件來滿足這些特定的電源需求通常需要一個(gè)額外的離散排序器或微控制器。然而,對(duì)于小外形尺寸應(yīng)用來說,找到合適的部件常常會(huì)增加成本、時(shí)間,甚至外形尺寸,而這樣就不能滿足客戶的技術(shù)規(guī)格了。   如果你不想這么麻煩,不妨考慮一下電源管理集成電路(PMIC)。它主要有三方面的優(yōu)勢(shì):   這是一款滿足你整個(gè)系統(tǒng)電源需要的單芯片解決方案。   他提供對(duì)所有電壓軌的電源監(jiān)控,使你能夠確認(rèn)電源軌在系統(tǒng)技
  • 關(guān)鍵字: PMIC  FPGA  

基于OTDR原理的光網(wǎng)絡(luò)智能測(cè)試技術(shù)方案

  •   隨著光通信行業(yè)的大力發(fā)展,光纜大規(guī)模部署,光網(wǎng)絡(luò)如何全面地測(cè)試成了運(yùn)營商面臨的主要問題。傳統(tǒng)的測(cè)試方式有兩種:光損測(cè)試和OTDR測(cè)試法。光損測(cè)試采用光源和光功率計(jì)相結(jié)合來測(cè)試光鏈路的損耗,其優(yōu)點(diǎn)是設(shè)備價(jià)格低廉,使用簡(jiǎn)單,但是需要兩名技術(shù)人員才能完成,并且無法準(zhǔn)確定位光鏈路的故障點(diǎn)及其原因。OTDR測(cè)試可以測(cè)量光纖長度、傳輸衰減、接頭衰減和故障定位,具有測(cè)試時(shí)間短、速度快和精度高等優(yōu)點(diǎn),但是使用OTDR測(cè)試,測(cè)試人員對(duì)測(cè)試結(jié)果有不同的解讀,很大程度上取決于使用者的經(jīng)驗(yàn)和能力,只有專家級(jí)的測(cè)試人員才能準(zhǔn)確
  • 關(guān)鍵字: OTDR  FPGA  

多路SDI信號(hào)單波長無損光傳輸

  •   摘要:針對(duì)目前市場(chǎng)上越來越多針對(duì)SDI信號(hào)的應(yīng)用需求,提出了多路SDI電信號(hào)單波長光纖傳輸?shù)膶?shí)現(xiàn)方案,就方案中出現(xiàn)的由于FIFO“寫滿”或“讀空”引起的SDI信號(hào)傳輸誤碼,提出了一種基于FPGA內(nèi)部PLL的可控時(shí)鐘,利用該時(shí)鐘作為FIFO的讀時(shí)鐘,實(shí)現(xiàn)SDI信號(hào)無損傳輸。   引言   串行數(shù)字接口(Serial Digital Interface,簡(jiǎn)寫為SDI)是針對(duì)演播室環(huán)境提出的用單根電纜來傳輸數(shù)字視音頻信號(hào)的方式。在SMTPE-259M標(biāo)準(zhǔn)中
  • 關(guān)鍵字: SDI  FPGA  光纖  FIFO  PLL  數(shù)據(jù)還原  201503  

降低工業(yè)應(yīng)用的總體擁有成本

  •   摘要:大約三分之一的嵌入式設(shè)計(jì)人員考慮在嵌入式應(yīng)用中采用FPGA,他們認(rèn)為在設(shè)計(jì)中使用FPGA過于昂貴。但是,從系統(tǒng)級(jí)了解總體擁有成本(TCO) (由產(chǎn)品生命周期中的開發(fā)、改進(jìn)、替換和維護(hù)成本來衡量),您會(huì)發(fā)現(xiàn)FPGA是分立微控制器(MCU)/數(shù)字信號(hào)處理器(DSP)/ASSP產(chǎn)品靈活的競(jìng)爭(zhēng)方案。   引言   工業(yè)自動(dòng)化和過程控制生產(chǎn)商一直面臨持續(xù)的全球競(jìng)爭(zhēng)和經(jīng)濟(jì)壓力,商業(yè)模式和利潤不斷受到威脅,不得不應(yīng)對(duì)成本挑戰(zhàn),包括:   ● 利潤和研發(fā)投入;   ● 產(chǎn)品及時(shí)面市壓力以適應(yīng)經(jīng)濟(jì)狀況的變
  • 關(guān)鍵字: 嵌入式  FPGA  工業(yè)以太網(wǎng)  DSP  TCO  MCU  201503  
共9865條 153/658 |‹ « 151 152 153 154 155 156 157 158 159 160 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473