首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

基于DSP控制系統(tǒng)的離散模型參考自適應(yīng)算法在燃料電池車中的實(shí)現(xiàn)

  • 燃料電池車是以氫氣為燃料,氫氣與大氣中的氧氣發(fā)生化學(xué)反應(yīng),通過電極將化學(xué)能轉(zhuǎn)化為電能,以電能作為動(dòng)力驅(qū)動(dòng)汽車前進(jìn)。燃料電池汽車具有高效率、無
  • 關(guān)鍵字: DSP  控制系統(tǒng)  離散  模型參考  

正交相干檢波方法及FPGA的實(shí)現(xiàn)

  • 正交相干檢波方法及FPGA的實(shí)現(xiàn),引言
    現(xiàn)代雷達(dá)普遍采用相參信號(hào)來進(jìn)行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號(hào)是整個(gè)系統(tǒng)信號(hào)處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器來得到I、Q信號(hào),其正交性能一般為:幅度平衡在2%左右,相位
  • 關(guān)鍵字: FPGA  相干檢波  方法  

基于FPGA與SDRAM的數(shù)字電視信號(hào)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

  • 要FPGA與的數(shù)字信號(hào)采集系統(tǒng)??梢蕴峁┐笕萘康拇鎯?chǔ)空間。提供優(yōu)秀的系統(tǒng)適應(yīng)能力。該方案通過計(jì)算機(jī)并口實(shí)現(xiàn)與計(jì)算機(jī)的通信 ,但是高性能的邏輯分析儀
  • 關(guān)鍵字: SDRAM  FPGA  數(shù)字電視信號(hào)  采集系統(tǒng)  

扎克伯格的AI芯:高調(diào)挖角,瘋狂招人

  •   據(jù)悉國(guó)內(nèi)正在熱議“缺芯”的時(shí)候,F(xiàn)acebook傳出正在招人,計(jì)劃自己研發(fā)AI芯片?! ∧壳埃現(xiàn)acebook的AI芯片團(tuán)隊(duì)還處在早期的起步組建階段。就在最近,F(xiàn)acebook才剛剛從谷歌挖來一員大將——谷歌前芯片產(chǎn)品開發(fā)部門負(fù)責(zé)人Shahriar Rabii跳槽,擔(dān)任Facebook副總監(jiān)及芯片部分負(fù)責(zé)人一職?! 《缰暗?月19日,F(xiàn)acebook的第一條AI芯片招聘信息開始在線上流傳。在招聘信息當(dāng)中,F(xiàn)acebook宣布即將為招聘一名管理者(Manger)來組建“端對(duì)端SoC/ASIC固件和
  • 關(guān)鍵字: AI  FPGA  

基于DSP+FPGA+ASIC的實(shí)時(shí)圖像處理架構(gòu)設(shè)計(jì)

  •   1.引言  隨著紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統(tǒng)實(shí)現(xiàn)了高幀頻、高分辨率、高可靠性及微型化,在目標(biāo)跟蹤、智能交通監(jiān)控中得到了越來越多的應(yīng)用,并向更加廣泛的軍事及民用領(lǐng)域擴(kuò)展。實(shí)時(shí)紅外圖像處理系統(tǒng)一般會(huì)包括非均勻校正、圖像增強(qiáng)、圖像分割、區(qū)域特征提取、目標(biāo)檢測(cè)及跟蹤等不同層次的實(shí)時(shí)圖像處理算法,由于圖像處理的數(shù)據(jù)量大,數(shù)據(jù)處理相關(guān)性高,因此實(shí)時(shí)紅外圖像處理系統(tǒng)必須具有強(qiáng)大的運(yùn)算能力。目前有些紅外圖像處理系統(tǒng)使用FPGA實(shí)現(xiàn)可重構(gòu)計(jì)算系統(tǒng)[1],運(yùn)算速度快,但對(duì)于復(fù)雜算法的實(shí)現(xiàn)難度比較高,且靈活性
  • 關(guān)鍵字: DSP  FPGA  ASIC  

DSP、MCU、MPU的區(qū)別在哪些地方?

  •   CPU(Central Processing Unit,中央處理器)發(fā)展出來三個(gè)分枝,一個(gè)是DSP(Digital Signal Processing/Processor,數(shù)字信號(hào)處理),另外兩個(gè)是MCU(Micro Control Unit,微控制器單元)和MPU(Micro Processor Unit,微處理器單元)?! CU集成了片上外圍器件;MPU不帶外圍器件(例如存儲(chǔ)器陣列),是高度集成的通用結(jié)構(gòu)的處理器,是去除了集成外設(shè)的MCU;DSP運(yùn)算能力強(qiáng),擅長(zhǎng)很多的重復(fù)數(shù)據(jù)運(yùn)算,而MCU則適合
  • 關(guān)鍵字: DSP  MCU  MPU  

殘喘多年國(guó)產(chǎn)FPGA廠商迎來新機(jī)遇

  • 作為通信設(shè)備核心器件的FPGA產(chǎn)品,國(guó)內(nèi)企業(yè)也攻關(guān)多年,現(xiàn)狀又如何?
  • 關(guān)鍵字: FPGA  芯片  

方案簡(jiǎn)介:基于CDMA技術(shù)的水聲通訊系統(tǒng)

  • 任何信息需要借助聲、光、電信 號(hào)進(jìn)行傳遞,由于光信號(hào)和電信號(hào)在海水中的衰減比較嚴(yán)重,而聲波是人類迄今為止已知的惟一能在水中遠(yuǎn)距離傳播的能量形
  • 關(guān)鍵字: 水聲通信  CDMA  BPSK  FPGA  

ASIC大爆發(fā)之際,F(xiàn)PGA怎么辦?

  • AI芯片不會(huì)是一兩顆芯片打遍天下,整體而言,F(xiàn)PGA、GPU、ASIC三大主要AI芯片將在很長(zhǎng)一段時(shí)間內(nèi)同時(shí)存在。
  • 關(guān)鍵字: ASIC  FPGA  

fpga應(yīng)用的實(shí)用電路原理圖

  • fpga應(yīng)用的實(shí)用電路原理圖, FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不
  • 關(guān)鍵字: FPGA  

汽車識(shí)別系統(tǒng)的經(jīng)典設(shè)計(jì)方案匯總,包括原理圖,源代碼

  • 車牌識(shí)別技術(shù)是計(jì)算機(jī)視頻圖像識(shí)別技術(shù)在車輛牌照識(shí)別中的一種應(yīng)用。車牌識(shí)別技術(shù)要求能夠?qū)⑦\(yùn)動(dòng)中的汽車牌照從復(fù)雜背景中提取并識(shí)別出來,通過車牌提
  • 關(guān)鍵字: 車牌識(shí)別  matlab  FPGA  DSP  CPLD  

基于FPGA的高精度同步時(shí)鐘系統(tǒng)設(shè)計(jì)

  • 摘要: 介紹了精密時(shí)鐘同步協(xié)議(PTP)的原理。本文精簡(jiǎn)了該協(xié)議,設(shè)計(jì)并實(shí)現(xiàn)了一種低成本、高精度的時(shí)鐘同步系統(tǒng)方案。該方案中,本地時(shí)鐘單元、時(shí)鐘協(xié)議
  • 關(guān)鍵字: 測(cè)試  FPGA  

基于NIOS II 軟核的NAND FLASH的驅(qū)動(dòng)方法

  •   1. 引言  NAND FLASH被廣泛應(yīng)用于電子系統(tǒng)中作為數(shù)據(jù)存儲(chǔ)。在各種高端電子系統(tǒng)中現(xiàn)場(chǎng)可編程門陣列(FPGA)已被廣泛應(yīng)用。FPGA靈活的硬件邏輯能實(shí)現(xiàn)對(duì)NAND FLASH的讀寫操作。本文中闡述了一種基于NIOS II 軟核的NAND FLASH的驅(qū)動(dòng)方法。  2. VDNF2T16VP193EE4V25簡(jiǎn)介  歐比特公司的VDNF2T16VP193EE4V25是一款容量為2Tb、位寬為16位的NAND FLASH,其內(nèi)部由8片基片拓?fù)涠?,其拓?fù)浣Y(jié)構(gòu)如下:  其主要特性如下:  ? 總?cè)萘?/li>
  • 關(guān)鍵字: NAND  NIOS II  FPGA  

高性能汽車和FPGA?――共同點(diǎn)比您想象得多

  • 上世紀(jì)60年代以及70年代早期被認(rèn)為是ldquo;肌肉車rdquo;時(shí)代。這是從中端汽車設(shè)計(jì)采用大型發(fā)動(dòng)機(jī)開始的。最著名的例子包括Chevelles、Fairlanes、G
  • 關(guān)鍵字: FPGA  Arria  浮點(diǎn)  OpenCL  

基于DSP的大功率開關(guān)電源設(shè)計(jì)

  • 引言信息時(shí)代離不開電子設(shè)備,隨著電子技術(shù)的高速發(fā)展,電子設(shè)備的種類與日俱增,與人們的工作、生活的關(guān)系也日益密切。任何電子設(shè)備又都離不開可靠的
  • 關(guān)鍵字: 開關(guān)電源  大功率  DSP  電源設(shè)計(jì)  
共9865條 33/658 |‹ « 31 32 33 34 35 36 37 38 39 40 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473