fpga-pwm 文章 進入fpga-pwm技術社區(qū)
如何采用SystemVerilog來改善基于FPGA的ASIC原型
- ASIC在解決高性能復雜設計概念方面提供了一種解決方案,但是ASIC也是高投資風險的,如90nm ASIC/SoC設計大約需要2000萬美元開發(fā)成本.為了降低成本,現(xiàn)在可采用FPGA來實現(xiàn)ASIC.但是,但ASIC集成度較大時,需要幾個FPGA來實現(xiàn),這就需要考慮如何來連接ASIC設計中所有的邏輯區(qū)塊.采用SystemVerilog,可以簡化這一問題.
- 關鍵字: SystemVerilog ASIC FPGA
基于FPGA的高速數(shù)字隔離型串行ADC及其工程應用
- 目前,逆變器在很多領域有著越來越廣泛地應用。對逆變器的研究具有十分重要的意義和廣闊的工程應用前景。常見逆變技術的控制方法大致分為開環(huán)控制的載波調制方法和閉環(huán)控制的跟蹤控制方法。跟蹤控制方法屬于閉環(huán)控制,閉環(huán)反饋中的檢測環(huán)節(jié)需要與高壓主電路相互隔離,避免高壓側電磁噪聲對控制電路的竄擾。高性能的跟蹤型逆變器對反饋量的實時性要求很高,因此要求反饋環(huán)節(jié)具有高速隔離傳輸模擬信號的能力。
- 關鍵字: 數(shù)字隔離型 串行ADC FPGA 工程應用
基于FPGA的USB側音測距信號發(fā)生器設計
- 隨著我國航天技術的不斷進步,深空測距技術受到越來越多的關注。在深空測距系統(tǒng)中,中頻信號發(fā)生器對系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實現(xiàn)的發(fā)射模塊存在性能不完善、輸入動態(tài)范圍小、可控性能差、不能適應中心頻率大范圍變化、體積大等問題,為了解決上述問題,可在一個標準化通用數(shù)字調制信號發(fā)生器的平臺上,通過外圍的控制電路,實現(xiàn)對載波中心頻率、輸出功率、調相指數(shù)、測距音通/斷控制等參數(shù)的改變。
- 關鍵字: PLD USB 測距 D/A FPGA
FPGA系列相關圖書介紹
- FPGA系列相關圖書介紹
- 關鍵字: VHDL FPGA CPLD AltiumDesign XilinxISE
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473