首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

Plunify的InTime設(shè)計(jì)優(yōu)化軟件可支持Altera 的FPGA和SoC

  •   開(kāi)創(chuàng)性FPGA軟件供應(yīng)商Plunify® Pte. Ltd.今日發(fā)布其支持Altera 的FPGA和SoC的InTimeTM設(shè)計(jì)優(yōu)化軟件。   Plunify的InTime軟件借助于運(yùn)算資源和機(jī)器學(xué)習(xí)技術(shù),快速地生成解決設(shè)計(jì)問(wèn)題的優(yōu)化策略。   Altera軟件和IP市場(chǎng)總監(jiān)Alex Grbic說(shuō),“我們很高興Plunify能成為我們的合作伙伴。與Plunify這樣的公司合作使我們可以向客戶提供更多相互支持的解決方案。”   Plunify的InTime軟件能為A
  • 關(guān)鍵字: FPGA  Altera  SoC  

基于FPGA的軟件無(wú)線電平臺(tái)設(shè)計(jì)

  •   軟件無(wú)線電的出現(xiàn),是無(wú)線電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡(jiǎn)單地說(shuō),軟件無(wú)線電就是一種基于通用硬件平臺(tái),并通 過(guò)軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可重構(gòu)可編程的無(wú)線電系統(tǒng)。軟件無(wú)線電的關(guān)鍵思想是,將AD(DA)盡可能靠近天線和用軟件來(lái) 完成盡可能多的無(wú)線電功能。   蜂窩移動(dòng)通信系統(tǒng)已經(jīng)發(fā)展到第三代,3G系統(tǒng)進(jìn)入商業(yè)運(yùn)行一方面需要解決不同標(biāo)準(zhǔn)的系統(tǒng)間的兼容性;另一方 面要求系統(tǒng)具有高度的靈活性和擴(kuò)展升級(jí)能力,軟件無(wú)線電技術(shù)無(wú)疑是最好的解決方案。用ASI
  • 關(guān)鍵字: FPGA  ASIC  

基于FPGA的LCD顯示遠(yuǎn)程更新

  • LED顯示屏的廣泛應(yīng)用使用戶迫切需要實(shí)現(xiàn)對(duì)其遠(yuǎn)程控制,本文詳細(xì)的介紹了LCD顯示的遠(yuǎn)程更新,想要了解全面的信息請(qǐng)參照文章。
  • 關(guān)鍵字: FPGA  LCD  遠(yuǎn)程更新  TCP/IP協(xié)議  

Xilinx宣布推出針對(duì)OpenCL、 C和 C++的SDAccel開(kāi)發(fā)環(huán)境

  • 賽靈思公司新推出的針對(duì)C語(yǔ)言等架構(gòu)優(yōu)化編譯器將單位功耗性能提高達(dá)25倍,此產(chǎn)品到底如何?本文為你揭曉。
  • 關(guān)鍵字: Xilinx  對(duì)OpenCL  SDAccel  

Altera和IBM發(fā)布具有一致性共享存儲(chǔ)器的FPGA加速POWER系統(tǒng)

  •   Altera公司和IBM今天發(fā)布了業(yè)界第一款基于FPGA的加速平臺(tái),通過(guò)IBM的一致性加速器處理器接口(CAPI),實(shí)現(xiàn)FPGA與POWER8 CPU順暢的連接。這一可重新配置的硬件加速器在FPGA和處理器之間有共享虛擬存儲(chǔ)器,顯著提高了高性能計(jì)算(HPC)和數(shù)據(jù)中心應(yīng)用的系統(tǒng)性能、效率和靈活性。在超級(jí)計(jì)算2014年度大會(huì)上,Altera和IBM展示的幾種POWER8系統(tǒng)能夠使用FPGA實(shí)現(xiàn)連續(xù)加速。   通過(guò)與OpenPOWER基金會(huì)一起工作,Altera和IBM開(kāi)發(fā)了非常靈活的異構(gòu)計(jì)算解決方案,
  • 關(guān)鍵字: Altera  IBM  FPGA  

ADI推出最新快速原型制作套件AD-FMCDAQ2-EB

  •   Analog Devices, Inc. (ADI: NASDAQ) 最近推出一款快速原型制作套件,其可簡(jiǎn)化寬動(dòng)態(tài)范圍 GSPA 數(shù)據(jù)轉(zhuǎn)換器到 FPGA(現(xiàn)場(chǎng)可編程門陣列)的連接。 數(shù)字和模擬設(shè)計(jì)人員可以采用快速原型制作套件 AD-FMCDAQ2-EBZ ,在主要的 FPGA 平臺(tái)(包括 Xilinx 的 UltraScale FPGA,以及 Zynq 用于雷達(dá)、儀器儀表、無(wú)線電和其它數(shù)據(jù)采集應(yīng)用的所有可編程 SoC 器件)上快速地對(duì)高速 JEDEC JESD204B SerDes(串行器/解串器)G
  • 關(guān)鍵字: ADI  FPGA  SoC   

FPGA研發(fā)之道(18)-設(shè)計(jì)不是湊波形(八)總線(上)

  •   如果設(shè)計(jì)中有多個(gè)模塊,每個(gè)模塊內(nèi)部有許多寄存器或者存儲(chǔ)塊需要配置或者提供讀出那么實(shí)現(xiàn)方式有多種,主要如下:   實(shí)現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進(jìn)行配置和讀出。這種方式簡(jiǎn)單是簡(jiǎn)單,但是頂層連接工作量較大,并且如果配置個(gè)數(shù)較多,導(dǎo)致頂層中寄存器的數(shù)目也會(huì)較多。   實(shí)現(xiàn)方式二:通過(guò)總線進(jìn)行連接,為每個(gè)模塊分配一個(gè)地址范圍。這樣寄存器等擴(kuò)展就可以在模塊內(nèi)部進(jìn)行擴(kuò)展,而不用再頂層進(jìn)行過(guò)多的頂層互聯(lián)。如下圖所示:    ?   那如果進(jìn)行總線的選擇,那么有一種
  • 關(guān)鍵字: FPGA  AVALON  

FPGA研發(fā)之道(17)-化繁為簡(jiǎn)

  •   有個(gè)笑話說(shuō),有個(gè)病人感冒了,于是去看醫(yī)生,醫(yī)生診斷后說(shuō),你得了感冒,但是我只會(huì)治療肺炎,不如你回家再澆點(diǎn)涼水,把病惡化成肺炎,那我能治了。這個(gè)笑話展示了庸醫(yī)誤人。但是另一方面,從邏輯上來(lái)講,醫(yī)生則是一個(gè)把未知問(wèn)題轉(zhuǎn)化成已知問(wèn)題的高手。   不說(shuō)笑話,下面出兩個(gè)題目,其分別是   問(wèn)題1:運(yùn)用數(shù)字電路,如何將一個(gè)時(shí)鐘域的上升沿,轉(zhuǎn)換成另一個(gè)時(shí)鐘域的脈沖信號(hào)(單周期信號(hào))。   問(wèn)題2:運(yùn)用數(shù)字電路,如何將一個(gè)時(shí)鐘域的脈沖信號(hào)(單周期信號(hào)),轉(zhuǎn)換成另一個(gè)時(shí)鐘域的上升沿。   可能乍一看,這兩個(gè)題目
  • 關(guān)鍵字: FPGA  數(shù)字電路  

FPGA研發(fā)之道(16)-可測(cè)性設(shè)計(jì)—從大數(shù)據(jù)開(kāi)始說(shuō)起

  •   當(dāng)下,最火的學(xué)問(wèn)莫過(guò)于《大數(shù)據(jù)》,大數(shù)據(jù)的核心思想就是通過(guò)科學(xué)統(tǒng)計(jì),實(shí)現(xiàn)對(duì)于社會(huì)、企業(yè)、個(gè)人的看似無(wú)規(guī)律可循的行為進(jìn)行更深入和直觀的了解。FPGA的可測(cè)性也可以對(duì)FPGA內(nèi)部“小數(shù)據(jù)”的統(tǒng)計(jì)查詢,來(lái)實(shí)現(xiàn)對(duì)FPGA內(nèi)部BUG的探查。   可測(cè)性設(shè)計(jì)對(duì)于FPGA設(shè)計(jì)來(lái)說(shuō),并不是什么高神莫測(cè)的學(xué)問(wèn)。FPGA的可測(cè)性設(shè)計(jì)的目的在設(shè)計(jì)一開(kāi)始,就考慮后續(xù)問(wèn)題調(diào)試,問(wèn)題定位等問(wèn)題。要了解FPGA可測(cè)性設(shè)計(jì),只不過(guò)要回答幾個(gè)問(wèn)題,那就是:   (1) 設(shè)計(jì)完成如何進(jìn)行測(cè)試?   (2)
  • 關(guān)鍵字: FPGA  JTAG  

FPGA研發(fā)之道(15)-設(shè)計(jì)不是湊波形(五)接口設(shè)計(jì)

  •   作為FPGA工程師來(lái)說(shuō),碰到新的問(wèn)題是設(shè)計(jì)中最常見(jiàn)的事情了,技術(shù)發(fā)展趨勢(shì)日新月異,所以經(jīng)常會(huì)有新的概念,新的需求,新的設(shè)計(jì)等待去實(shí)現(xiàn)。不是每個(gè)通過(guò)BAIDU或者GOOGLE都有答案。   因此,新的設(shè)計(jì)經(jīng)常會(huì)有,那如何實(shí)現(xiàn)?   假設(shè),F(xiàn)PGA需要設(shè)計(jì)一個(gè)接口模塊,那我們就需要了解一下幾個(gè)問(wèn)題:   (1) 同步接口還是異步接口模塊;   (2) 有哪些信號(hào),功能是什么?   (3) 信號(hào)之間時(shí)序關(guān)系是什么?   (4) 傳遞的效率能夠達(dá)到多少;   (5) 等等!   誰(shuí)會(huì)給予這些答
  • 關(guān)鍵字: FPGA  測(cè)試  接口  

FPGA研發(fā)之道(14)寫(xiě)在coding之前的鐵律

  •   寫(xiě)在coding之前的那些鐵律   (1)注釋: 好的代碼首先必須要有注釋,注釋至少包括文件注釋,端口注釋,功能語(yǔ)句注釋。   文件注釋:文件注釋就是一個(gè)說(shuō)明文:這通常在文件的頭部注釋,用于描述代碼為那個(gè)工程中,由誰(shuí)寫(xiě)的,日期是多少,功能描述,有哪些子功能,及版本修改的標(biāo)示。這樣不論是誰(shuí),一目了然。即使不寫(xiě)文檔,也能知道大概。   接口描述:module的接口信號(hào)中,接口注釋描述模塊外部接口,例如AHB接口,和SRAM接口等等。這樣讀代碼的人即可能夠判斷即模塊將AHB接口信號(hào)線轉(zhuǎn)換成SRAM接口
  • 關(guān)鍵字: FPGA  coding  時(shí)序  

基于FPGA的LCD顯示遠(yuǎn)程更新

  •   1 項(xiàng)目背景   1.1 研究背景   LCD顯示屏的應(yīng)用越來(lái)越廣,數(shù)量越來(lái)越多。LCD顯示屏應(yīng)用廣泛,無(wú)處不在。小到家庭各種電器設(shè)備,大到軍事設(shè)備。更常見(jiàn)是用于各種公共場(chǎng)合如體育館、廣場(chǎng)等商業(yè)用途。給我們傳遞一種更為直觀、生動(dòng)的信息。從此我們的生活發(fā)生了巨大改變。巨大的應(yīng)用巨大的市場(chǎng)帶來(lái)了巨大的商機(jī)。傳統(tǒng)的顯示器大多采用控制系統(tǒng)與顯示界面集成在一起的方案,不便于實(shí)時(shí)管理與有效維護(hù),不便于及時(shí)更新;也不便于人親臨惡劣的工作環(huán)境下進(jìn)行人為操控。LED顯示屏用戶迫切需要實(shí)現(xiàn)對(duì)LED顯示屏的遠(yuǎn)程控制。
  • 關(guān)鍵字: FPGA  LCD  Microblaze  

基于FPGA的Viterbi譯碼器設(shè)計(jì)及實(shí)現(xiàn)

  •   卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無(wú)線通信等各種通信系統(tǒng)的信道編碼方式。Viterbi算法是一種最大似然譯碼算法。在碼的約束度較小時(shí),它比其它概率譯碼算法效率更高、速度更快,譯碼器的硬件結(jié)構(gòu)比較簡(jiǎn)單。隨著可編程邏輯技術(shù)的不斷發(fā)展,其高密度、低功耗、使用靈活、設(shè)計(jì)快速、成本低廉、現(xiàn)場(chǎng)可編程和反復(fù)可編程等特性,使FPGA逐步成為Viterbi譯碼器設(shè)計(jì)的最佳方法。項(xiàng)目目的是用FPGA實(shí)現(xiàn)一個(gè)Viterbi譯碼器。   一、譯碼器功能分析   譯碼器是一種具有“翻譯”功能的邏輯電路,這
  • 關(guān)鍵字: FPGA  Viterbi  譯碼器  

基于FPGA+DSP遠(yuǎn)程監(jiān)控器設(shè)計(jì)與實(shí)現(xiàn)

  •   項(xiàng)目研究的目的和主要研究?jī)?nèi)容   研究目的   為了遠(yuǎn)程對(duì)現(xiàn)場(chǎng)進(jìn)行設(shè)備管理和環(huán)境監(jiān)控,并簡(jiǎn)化現(xiàn)場(chǎng)監(jiān)控設(shè)備,有效地提高整個(gè)系統(tǒng)的穩(wěn)定性和安全性。擬開(kāi)發(fā)一款遠(yuǎn)程控制器,簡(jiǎn)稱RCM遠(yuǎn)控器。該遠(yuǎn)控器將集現(xiàn)場(chǎng)數(shù)據(jù)采集、多種通信協(xié)議轉(zhuǎn)換、故障告警、應(yīng)急控制、智能聯(lián)動(dòng)、內(nèi)嵌WEB配置頁(yè)等多項(xiàng)功能。   主要研究?jī)?nèi)容   1.遠(yuǎn)程監(jiān)控系統(tǒng)   遠(yuǎn)程監(jiān)控系統(tǒng)總體結(jié)構(gòu)(如圖1所示),其中主要研究?jī)?nèi)容為RCM遠(yuǎn)控器。    ?   圖 1   遠(yuǎn)控器通過(guò)RJ45與TCP/IP網(wǎng)絡(luò)開(kāi)放式網(wǎng)絡(luò)相
  • 關(guān)鍵字: FPGA  DSP  RCM  

基于FPGA的脫機(jī)手寫(xiě)體漢字識(shí)別系統(tǒng)

  •   1設(shè)計(jì)摘要   1.1項(xiàng)目背景   漢字作為非字母化、非拼音化的文字,在當(dāng)今高度信息化的社會(huì)里,如何快速高效地將漢字輸入計(jì)算機(jī),已成為影響人機(jī)交流信息效率的一個(gè)重要瓶頸。目前,漢字輸入主要分為人工鍵盤輸入和機(jī)器自動(dòng)識(shí)別輸入兩種,其中人工鍵入速度慢且勞動(dòng)強(qiáng)度大。自動(dòng)識(shí)別輸入分為語(yǔ)音識(shí)別和漢字識(shí)別兩種,其中漢字識(shí)別是將漢字點(diǎn)陣圖形轉(zhuǎn)換成電信號(hào),然后輸入給數(shù)字信號(hào)處理器或計(jì)算機(jī)進(jìn)行處理,依據(jù)一定的分類算法在漢字字符集合中識(shí)別出與之相匹配的漢字。因此,研究脫機(jī)手寫(xiě)體漢字識(shí)別的目的就是解決漢字信息如何高速輸
  • 關(guān)鍵字: FPGA  神經(jīng)網(wǎng)絡(luò)  漢字識(shí)別  
共6764條 147/451 |‹ « 145 146 147 148 149 150 151 152 153 154 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473