博客專欄

EEPW首頁 > 博客 > Alder Lake有四種核心,開啟E-Core就會(huì)禁用AVX512

Alder Lake有四種核心,開啟E-Core就會(huì)禁用AVX512

發(fā)布人:超能網(wǎng) 時(shí)間:2021-10-21 來源:工程師 發(fā)布文章

在Intel近日放出的Alder Lake開發(fā)人員指南上,他們公開了一些此前沒有公開的情報(bào),包括大致的SKU以及指令集支持情況,因?yàn)锳lder Lake是由Golden Cove(P-Core)和Gracemont(E-Core)兩種不同架構(gòu)的核心所組成的,所以它與以往的處理器相比會(huì)有更多不同的核心組合。

1.jpg

桌面版的核心代號(hào)為Alder Lake-S,旗艦核心是有8個(gè)P-Core加8個(gè)E-Core組成,配備32組EU的核顯,而另一種核心則只有6個(gè)P-Core,核顯均是最多32組EU,根據(jù)此前的小道消息,Core i5-12600K及更高的型號(hào)都會(huì)用前面那種混合核心,而Core i5-12600及以下的型號(hào)都是用只有P-Core的核心。

移動(dòng)版改變了以前用U與H的核心分類,統(tǒng)一叫Alder Lake-P,當(dāng)然具體的處理器型號(hào)還是會(huì)分U和H的,與桌面版不同,移動(dòng)版的Alder Lake-P全部都有E-Core,取代Tiger Lake-U的Alder Lake-P有2個(gè)P-Core和8個(gè)E-Core,而取代Tiger Lake-H的則最多有6個(gè)P-Core和8個(gè)E-Core,核顯則是最多96組EU。

2.jpg

根據(jù)Intel給出的示意圖,每個(gè)P-Core都是有自己的L2緩存,并且是直接與L3緩存相連的,而E-Core則是4個(gè)一組,共享一份L2緩存再與L3相連的,而且很有趣的是,他們對(duì)開發(fā)人員是把P-Core叫Core,而把E-Core叫Atom。

3.jpg

關(guān)于指令集方面,Golden Cove是支持AVX512的,但Gracemont不支持,所以目前Intel給出的解決方案就是當(dāng)E-Core啟用時(shí)AVX512就會(huì)被禁用,而AVX512的開關(guān)是否給出就可由OEM廠商來決定。TSX指令集則是直接被禁用,其他的AVX-VNNI、vAES、vCLMUL和UMWAIT/TPAUSE則是可由ISA添加。

*博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。



關(guān)鍵詞: 芯片

相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉