英特爾繼續(xù)推進摩爾定律:芯片背面供電 突破互連瓶頸
12月9日,英特爾在IEDM 2023(2023 IEEE 國際電子器件會議)上展示了使用背面電源觸點將晶體管縮小到1納米及以上范圍的關鍵技術。英特爾表示將在2030年前實現在單個封裝內集成1萬億個晶體管。
英特爾表示,其將繼續(xù)推進摩爾定律的研究進展,包括背面供電和直接背面觸點(direct backside contacts)的3D堆疊CMOS晶體管,背面供電研發(fā)突破的擴展路徑(如背面觸點),并在同一塊300毫米晶圓上(而非封裝)中實現硅晶體管與氮化鎵(GaN)晶體管的大規(guī)模單片3D集成。
隨著遵循摩爾定律的半導體技術不斷推進,半導體芯片的集成度越來越高,目前衡量芯片的微觀集成密度的單位也從納米轉向埃米(1埃米等于一百億分之一米,是納米的十分之一)。
“我們正在進入制程技術的埃米時代,展望‘四年五個制程節(jié)點’計劃實現后的未來,持續(xù)創(chuàng)新比以往任何時候都更加重要?!庇⑻貭柟靖呒壐笨偛眉娼M件研究總經理桑杰·納塔拉詹(Sanjay Natarajan)表示,“英特爾展示了繼續(xù)推進摩爾定律的研究進展,這顯示了我們有能力面向下一代移動計算需求,開發(fā)實現晶體管進一步微縮和高能效比供電的前沿技術?!?/p>
據國際數據公司(IDC)預計,全球人工智能硬件市場(服務器)規(guī)模將從2022年的195億美元增長到2026年的347億美元,五年復合增長率達17.3%。其中,用于運行生成式人工智能的服務器市場規(guī)模在整體人工智能服務器市場的占比將從2023年的11.9%增長至2026年的31.7%。
據英特爾透露,包括PowerVia背面供電技術、用于先進封裝的玻璃基板和Foveros Direct技術預計將在2030年前投產。
英特爾技術發(fā)展總監(jiān)毛羅·科布林斯基(Mauro Kobrinsky)表示:“摩爾定律推動著更多晶體管的集成,這又推動著更多的層次和更小的導線,增加了復雜性和成本。每一層次都必須提供信號和電源導線,這通常會導致優(yōu)化妥協和資源爭奪,形成互聯瓶頸,事情變得越來越具有挑戰(zhàn)性?!薄氨趁骐娫磸母旧细淖兞诉@種情況,通過在器件的兩側和垂直互連中使用電源過孔。我們明年將能夠在半導體Intel 20A(2nm)和18A(1.8nm)中部署這項技術,這意味著在前面減少導線,因此我們可以放寬間距,不再需要進行優(yōu)化妥協。”
“在電源過孔之外,我們的研究還涉及背面接觸,這使我們首次能夠連接器件兩側的晶體管。我們已經能夠在研究中制造這些接觸,并且前后接觸無需使用電源過孔進行布線。這使我們能夠減小電池的電容,提高性能并降低功耗?!笨撇剂炙够f。
英特爾認為,晶體管微縮和背面供電是滿足世界對更強大算力指數級增長需求的關鍵。隨著背面供電技術的完善和新型2D通道材料的采用,英特爾致力于繼續(xù)推進摩爾定律,在2030年前實現在單個封裝內集成1萬億個晶體管。
*博客內容為網友個人發(fā)布,僅代表博主個人觀點,如有侵權請聯系工作人員刪除。