新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > VerilogHDL綜合性設(shè)計(jì)

VerilogHDL綜合性設(shè)計(jì)

作者: 時(shí)間:2012-07-24 來(lái)源:網(wǎng)絡(luò) 收藏

本文引用地址:http://butianyuan.cn/article/171133.htm

  1 時(shí)鐘安排

  選用上升沿觸發(fā)的單時(shí)鐘信號(hào),盡量不使用混合觸發(fā)的時(shí)鐘信號(hào)。因?yàn)闀r(shí)鐘周期在時(shí)序分析的過(guò)程中是關(guān)鍵問(wèn)題,它還影響到時(shí)鐘的頻率。使用簡(jiǎn)單的時(shí)鐘結(jié)構(gòu) 利于時(shí)鐘信號(hào)的分析和保持,避免在時(shí)鐘信號(hào)上添加buffer,還利于得到更好的綜合結(jié)果。圖1給出了上升沿觸發(fā)的單時(shí)鐘信號(hào)結(jié)構(gòu)。

  

上升沿觸發(fā)的單時(shí)鐘信號(hào)結(jié)構(gòu)

  盡量避免使用門控時(shí)鐘。時(shí)鐘門控電路通常與工藝和時(shí)序有關(guān),錯(cuò)誤的時(shí)序關(guān)系會(huì)導(dǎo)致錯(cuò)誤的時(shí)鐘和脈沖干擾。時(shí)鐘的skew會(huì)導(dǎo)致hold time的混亂,如圖2所示。此外,門控時(shí)鐘會(huì)使的可測(cè)試性下降。

  

時(shí)鐘的skew

  同時(shí),要避免使用內(nèi)部的寄生時(shí)鐘和寄生reset。寄生時(shí)鐘不能作為掃描鏈的一部分,所以會(huì)使的可測(cè)試性下降,綜合約束的設(shè)計(jì)難度提高。只有一些低功耗的設(shè)計(jì)需要門控時(shí)鐘,在頂層模塊中注意要把時(shí)鐘或reset電路作為分立模塊。

  2 綜合代碼

  使用可綜合的代碼可以提高電路的可測(cè)試性,簡(jiǎn)化靜態(tài)時(shí)序分析,使門級(jí)的電路和初始的寄存器級(jí)代碼功能一致。

  利用寄存器代替組合邏輯的反饋,避免使用鎖存器(Latches)。寄存器受到時(shí)序邏輯的青睞,它可以維持一致性和綜合的正確性。在設(shè)計(jì)中用reset信號(hào)來(lái)初始化寄存器的信號(hào)。在Verilog中不要使用initial語(yǔ)句對(duì)信號(hào)進(jìn)行初始化。

  在每個(gè)always塊中,指定完整的敏感信號(hào)列表。如果不指定完整的敏感信號(hào),行為級(jí)的前端綜合和后端綜合網(wǎng)表的結(jié)果會(huì)不符。綜合工具在 elaborate設(shè)計(jì)時(shí)會(huì)給出警告。若增加多余的敏感信號(hào)則會(huì)降低仿真的速度。另外,注意阻塞性賦值和非阻塞性賦值的問(wèn)題,阻塞性賦值一般用于時(shí)序電路 中。

  Case語(yǔ)句相當(dāng)于一個(gè)單層的多路器;If-then-else語(yǔ)句相當(dāng)于一個(gè)層疊的組合多路器。單一多路器的速度會(huì)快一些,所以通常建議使用 case語(yǔ)句。避免使用full-case 和parallel_case,這兩種語(yǔ)句會(huì)導(dǎo)致在仿真和綜合過(guò)程中代碼的解釋出現(xiàn)差異。

  編寫時(shí)序邏輯的代碼要包括狀態(tài)機(jī)和一個(gè)時(shí)序的進(jìn)程,通過(guò)在進(jìn)程外用assign語(yǔ)句來(lái)生成復(fù)雜的內(nèi)部中間變量從而改進(jìn)代碼的可讀性。使用define語(yǔ)句來(lái)定義狀態(tài)向量。把有限狀態(tài)機(jī)和非有限狀態(tài)機(jī)放在不同的模塊中有利于綜合。

  在RTL代碼中不要使用任何延遲常量。延遲量不僅會(huì)導(dǎo)致在一些環(huán)境中的不正確,還會(huì)使得仿真和綜合的結(jié)果不一致,擾亂RTL仿真器代碼的優(yōu)化。

3 代碼劃分

  為了得到更好的綜合結(jié)果,更快的綜合速度,用簡(jiǎn)單的綜合策略來(lái)滿足時(shí)序的要求,推薦使用以下綜合劃分的技術(shù)。

  ● 所有模塊都使用寄存器輸出。對(duì)于每個(gè)設(shè)計(jì)的子模塊都要記錄所有的輸出信號(hào),這樣可以簡(jiǎn)化綜合的過(guò)程并可預(yù)測(cè)輸出的驅(qū)動(dòng)能力和輸入的延遲。

  ● 把局部的相關(guān)聯(lián)的組合邏輯放到同一個(gè)模塊中,對(duì)于有不同目標(biāo)的設(shè)計(jì)應(yīng)放在不同的模塊中。例如在綜合的過(guò)程中,把需要優(yōu)化面積和速度的關(guān)鍵路徑邏輯放在分開的兩個(gè)模塊中,如圖3所示。

  

關(guān)鍵路徑邏輯

  ● 綜合時(shí)間的劃分最主要的標(biāo)準(zhǔn)是邏輯功能、設(shè)計(jì)目標(biāo)、時(shí)序和面積的需要。準(zhǔn)確的時(shí)序計(jì)算和適當(dāng)?shù)募s束對(duì)綜合時(shí)間的影響遠(yuǎn)遠(yuǎn)大于電路規(guī)模的影響。把同一設(shè)計(jì)目 標(biāo)的電路邏輯放到一起也會(huì)減少綜合時(shí)間,而設(shè)計(jì)的約束過(guò)多會(huì)增加綜合時(shí)間。減少綜合時(shí)間的關(guān)鍵是在設(shè)計(jì)之前制定精確的時(shí)間預(yù)算,并使設(shè)計(jì)的宏模塊達(dá)到預(yù)算 的要求,然后編寫綜合約束來(lái)滿足預(yù)算,最后是運(yùn)用綜合工具的命令來(lái)實(shí)現(xiàn)約束。

  ● 避免時(shí)序異常。時(shí)序異常主要包括multicycle path和false path。如果設(shè)計(jì)中一定要用到多周期路徑,應(yīng)記錄開始和結(jié)束點(diǎn)來(lái)確保在芯片級(jí)的有效。盡量避免使用異步邏輯,異步邏輯會(huì)給設(shè)計(jì)的正確性和驗(yàn)證帶來(lái)困難。

  ● 注意glue模塊的放置。將頂層的連接模塊放到底層模塊中,同時(shí)確保頂層含有I/O管腳和時(shí)鐘發(fā)生器,如圖4所示。

  

底層模塊


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉