新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA和DSP技術(shù)某型飛機總線系統(tǒng)通訊軟件的設(shè)計

基于FPGA和DSP技術(shù)某型飛機總線系統(tǒng)通訊軟件的設(shè)計

作者: 時間:2012-10-30 來源:網(wǎng)絡(luò) 收藏

在分析某型MILSTD1553B數(shù)據(jù)構(gòu)成的基礎(chǔ)上,結(jié)合其通信協(xié)議與其消息傳輸格式,建立了某型通訊層次結(jié)構(gòu),并運用技術(shù)設(shè)計了此型通訊軟件。

本文引用地址:http://www.butianyuan.cn/article/189801.htm

目前,隨著工藝和技術(shù)的進步,集成電路技術(shù)的發(fā)展已經(jīng)使得在一個芯片上集成一個可編程系統(tǒng)(Programmable System On a Chip,PSOC)成為可能。其中,現(xiàn)場可編程門陣列(Field Programmable Gate Array,)由于其設(shè)計靈活、速度快,在數(shù)學(xué)專用集成電路的設(shè)計中得到廣泛的應(yīng)用。數(shù)字信號處理()的理論與實現(xiàn)手段獲得了快速發(fā)展,已成為當(dāng)代發(fā)展最快的學(xué)科之一。由于其高速的處理速度和強大而又靈活的接口與通信能力,在很多領(lǐng)域已經(jīng)得到了廣泛的應(yīng)用[1]。

MILSTD1553B數(shù)據(jù)總線具有雙向輸出特性,實時性和可靠性高,廣泛應(yīng)用在當(dāng)代的運輸機和相當(dāng)數(shù)量的民航客機以及軍用飛機上。

1 1553B數(shù)據(jù)總線系統(tǒng)構(gòu)成

1553B總線系統(tǒng)主要由3部分組成:總線控制器BC;遠(yuǎn)程終端RT;數(shù)據(jù)總線D ata Bus。

某飛機的總線系統(tǒng)構(gòu)成如圖1所示。

某飛機的總線系統(tǒng)構(gòu)成

圖中CIP1為BC,CIP2為CIP1備份,其他子系統(tǒng)都是RT,并且此總線系統(tǒng)是雙余度的,兩套總線互為備份。

CIP1為通信和信息處理系統(tǒng);CIP2為通信和信息處理系統(tǒng)備份;DTE為數(shù)據(jù)傳輸設(shè)備;INS為慣性導(dǎo)航系統(tǒng);FDR為飛行參數(shù)記錄系統(tǒng);ADC為大氣數(shù)據(jù)計算機;IFU為接口組件;FCC為火控計算機;SMS為外掛管理系統(tǒng);LRS為激光測距系統(tǒng)。

2 1553B數(shù)據(jù)總線通信協(xié)議

1553B總線的工作頻率是1 Mb/s 。采用曼徹斯特II碼,半雙工工作方式。主要的硬件部分為總線控制器(BC)、遠(yuǎn)端終端(RT)和可選用的總線監(jiān)控器(MT)。一般情況下,這3部分通過1個多路總線接口(MBI)來完成??砂袽BI嵌在計算機內(nèi)。該總線有10種消息格式。每個消息至少包含2個字,每個字有16個消息位,1個奇偶校驗位和3個位長的同步頭,所有的消息字都采用曼徹斯特II碼構(gòu)成。1553B的數(shù)據(jù)總線傳輸?shù)淖值母袷饺鐖D2所示。

1553B的數(shù)據(jù)總線傳輸?shù)淖值母袷? src=


上一頁 1 2 3 4 下一頁

關(guān)鍵詞: FPGA DSP 飛機 總線系統(tǒng)

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉