關(guān)注 | 臺(tái)積電談2nm的實(shí)現(xiàn)方式
在 2021 年 6 月的 VLSI 技術(shù)和電路研討會(huì)上,舉辦了一個(gè)關(guān)于“面向 2nm-CMOS 和新興存儲(chǔ)器的先進(jìn)工藝和器件技術(shù)”的短期課程。在本文中,我將回顧前兩個(gè)介紹前沿邏輯器件的演講。這兩個(gè)演示文稿是互補(bǔ)的,并提供了對(duì)邏輯技術(shù)可能發(fā)展的出色概述。
臺(tái)積電:未來十年的 CMOS 器件技術(shù)
平面 MOSFET 的柵極長度 (Gate length:Lg) 縮放限制在大約 25nm,因?yàn)閱伪砻鏂艠O(single surface gate)對(duì)亞表面泄漏( sub surface leakage)的控制很差。
添加更多的柵極(例如在 FinFET 中),將使其中的溝道被限制在三個(gè)柵極之間,從而能夠?qū)?Lg 縮放到溝道厚度的大約 2.5 倍。FinFET 已經(jīng)從英特爾最初采用的高度傾斜鰭壁(highly sloped fin walls )的 22 納米發(fā)展到今天更加垂直的壁(vertical walls)和臺(tái)積電為其 5 納米工藝實(shí)施的高遷移率溝道 FinFET。
更高的鰭會(huì)增加有效溝道寬度 (effective channel width:Weff),Weff = 2Fh + Fth,其中 Fh 是鰭(Fin)高度,F(xiàn)th 是鰭(Fin)厚度。增加 Weff 會(huì)增加重載電路(heavily loaded circuits)的驅(qū)動(dòng)電流,但過高的鰭會(huì)浪費(fèi)有源功率(active power)。直而薄的鰭片有利于短溝道效應(yīng)(short channel effects),但 Fw 受到遷移率降低和閾值電壓可變性(threshold voltage variability)增加的限制。在他們的 5nm 技術(shù)中實(shí)施高遷移率溝道(作者指出,用于 pFET 鰭片的 SiGe)使 TSMC 的驅(qū)動(dòng)電流提高了約 18%。
隨著器件按比例縮小,寄生電阻和電容又將成為一個(gè)新問題。CPP(Contacted Poly Pitch)決定標(biāo)準(zhǔn)cell寬度(見圖 1),它是由 Lg、接觸寬度 (Contact Width :Wc) 和墊片厚度 ( Spacer Thickness:Tsp) 組成,CPP = Lg + Wc + 2Tsp。減少 Wc 會(huì)增加寄生電阻,除非進(jìn)行工藝改進(jìn)以改善接觸,而減少 tsp 會(huì)增加寄生電容,除非使用較慢的介電常數(shù)間隔物。
隨著標(biāo)準(zhǔn)cell高度的降低,每個(gè)器件的鰭片數(shù)量必須減少(鰭片減少),見圖 2。
Fin depopulation 減少了單元尺寸,增加了邏輯密度并提供了更高的速度和更低的功率,但它確實(shí)降低了驅(qū)動(dòng)電流。
從 FinFET 過渡到堆疊的水平納米片 (stacked Horizontal Nanosheets:HNS),通過改變片寬(sheet width:見圖 3)和通過堆疊更多片來增加 Weff 的能力來提高靈活性。
添加sheets與 Weff 相加,Wee = N*2(W+H),其中 N 為sheets的數(shù)量,W 為sheets的寬度,H 為sheets的高度(厚度)。最終,sheets的數(shù)量受到底部sheets性能的限制。sheets之間的間距隨著寄生電阻和電容的減小而降低,但必須足夠大以使柵極金屬(gate metals)和電介質(zhì)(dielectric)進(jìn)入間隙(gap)。在 HNS 堆棧下方有一個(gè)底部寄生臺(tái)面器件( bottom parasitic mesa device),可以通過注入或介電層進(jìn)行控制。
在 FinFET 中,nFET 電子遷移率高于 pFET 空穴遷移率。在 HNS 中,遷移率更加不平衡,電子遷移率更高,空穴遷移率更低。可以通過用 SiGe 包覆溝道(cladding the channel )或使用應(yīng)變松弛緩沖器( Strain Relaxed Buffer)來提高空穴遷移率,但這兩種技術(shù)都會(huì)增加工藝復(fù)雜性。
Imec 引入了一個(gè)稱為 Forksheet (FS) 的概念,其中在 nFET 和 pFET 之間放置了一個(gè)介電層,從而減少了 np 間距,從而形成了更緊湊的標(biāo)準(zhǔn)單元,見圖 4。
除了具有 FS 的 HNS,還有CFET(Complementary FET ),后者堆疊 nFET 和 pFET,從而無需水平 np 間距。
CFET 選項(xiàng)包括單片集成(monolithic integration),其中的 nFET 和 pFET 器件都制造在同一晶圓上。此外還有順序集成(equential integration),其中的 nFET 和 pFET 制造在單獨(dú)的晶圓上,然后結(jié)合在一起,這兩種選擇都有多個(gè)挑戰(zhàn)仍在研究中。
除了 CFET,演講者還談到了將晶體管集成到后端 (Back End Of Line:BEOL) 互連中的 3D 集成。這些選項(xiàng)需要具有多晶硅溝道(polysilicon channels )或氧化物半導(dǎo)體的低溫晶體管,這會(huì)帶來各種性能和集成挑戰(zhàn)。
在前端 (Front End Of Line:FEOL) 中,正在探索 CFET 之外的選項(xiàng),例如高遷移率材料、隧道 FET (Tunnel FETs:TFET)、負(fù)電容 FET (Negative Capacitance FETs:NCFET)、低溫 CMOS (Cryogenic CMOS)和低維材料(dimensional materials)。
低維材料采用納米管或二維材料的形式,這些材料提供比 HNS 更短的 Lg 和更低的功率,但仍處于早期研究階段。低維材料也適用于 HNS/CFET 方法,可選擇堆疊許多層。
IMEC:HNS/FS/CFET 選項(xiàng)
隨著 FinFET 達(dá)到極限,鰭變得越來越高、越來越薄、越來越近。鰭片數(shù)量減少正在降低驅(qū)動(dòng)電流并增加可變性,見圖 6。
當(dāng)今最先進(jìn)的技術(shù)是每個(gè)設(shè)備有 2 個(gè)鰭片的 6 軌單元(track cell)。轉(zhuǎn)向單鰭和更窄的 np 間距將需要新的器件架構(gòu)來提高性能,見圖 7。
為了繼續(xù) CMOS 縮放,我們需要從 FinFET sot HNS 過渡到具有 FS 和 CFET 的 HNS,見圖 8。
從 FinFET 過渡到 HNS 提供了幾個(gè)優(yōu)勢(shì),大的 Weff,改進(jìn)的短溝道效應(yīng),這意味著更短的 Lg 和更好的設(shè)計(jì)靈活性,因?yàn)槟軌蚋淖兤瑢?,見圖 9。
演講者繼續(xù)詳細(xì)介紹 HNS 處理以及一些挑戰(zhàn)和可能的解決方案。除了四個(gè)主要模塊外,HNS 工藝與 FinFET 工藝非常相似,見圖 10。
盡管 HNS 流程類似于 FinFET 流程,但不同的關(guān)鍵模塊很困難。釋放蝕刻和實(shí)現(xiàn)多個(gè)閾值電壓特別困難。關(guān)于 HNS 所需的流程模塊更改的細(xì)節(jié),有很多很好的信息,這超出了像這樣的評(píng)論文章的范圍。沒有明確討論的一件事是,為了將 HNS 工藝擴(kuò)展到 5 軌單元,需要埋入式電源軌 (Buried Power Rails:BPR),這是另一個(gè)仍在開發(fā)中的困難工藝模塊。
正如在之前的演示中所見,F(xiàn)S 可以實(shí)現(xiàn) HNS 的進(jìn)一步擴(kuò)展。圖 11 展示了介電壁如何微縮( dielectric wall) HNS 單元的更詳細(xì)視圖。
FS 工藝需要插入介電壁以減小 np 間距,圖 12 說明了工藝流程。
除了 FS,CFET 通過堆疊器件提供零水平 np 間距。圖 13. 說明了 CFET 概念。
CFET 對(duì)于 SRAM 縮放特別有趣。SRAM 縮放已經(jīng)放緩并且跟不上邏輯縮放。CFET 提供了將 SRAM 縮放恢復(fù)到歷史趨勢(shì)的潛力,見圖 14。
如前所述,有兩種 CFET 制造方法,單片和順序。圖 15 對(duì)比了這兩種方法的優(yōu)缺點(diǎn)。
來源:內(nèi)容由半導(dǎo)體行業(yè)觀察(ID:icbank)編譯自「semiwiki」,謝謝。
*博客內(nèi)容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀點(diǎn),如有侵權(quán)請(qǐng)聯(lián)系工作人員刪除。