fsp:fpga-pcb 文章 進(jìn)入fsp:fpga-pcb技術(shù)社區(qū)
FPGA在實時基因組測序計算大顯身手,把測序時間從30小時縮短到26分鐘!
- 基因組測序是一種新型基因檢測技術(shù),它可以從血液或者唾液中分析測定基因全序列,用來預(yù)測疾病,個人的行為特征等等。實現(xiàn)這一項技術(shù)需要海量的計算支持,常常需要等待一段時間才可以獲得檢測結(jié)果。然而,Edico Genome推出的“龍”硬件加速卡將測序計算時間由30小時縮短到26分鐘,很快就可能優(yōu)化實現(xiàn)實時計算的目標(biāo)。 IBM Power Systems最近在《華盛頓郵報》官網(wǎng)上發(fā)表了題為“Powerful computing crunches genomic data
- 關(guān)鍵字: Xilinx FPGA
神奇,用ZYNQ控制人體器官培植環(huán)境
- Biostage使用可再生生物技術(shù)來培育重要的人體器官。器官培育在一個不產(chǎn)生排異現(xiàn)象的支架上完成,支架源自病人自己的干細(xì)胞。該技術(shù)被用來治療各種危及生命的嚴(yán)重疾病,包括食道、支氣管方面和氣管腫瘤、氣管創(chuàng)傷等當(dāng)前治療手段非常有限并且死亡率非常高的疾病。Biostage公司使用Cellframe技術(shù)在一個生物反應(yīng)器中來培育替代器官,這個生物反應(yīng)器NI(美國國家儀器)的RIO電路板和模組實時控制,并且借助了LabVIEW開發(fā)環(huán)境和LabVIEW FPGA軟件。在一個旋轉(zhuǎn)的生物反應(yīng)器中培植若干天后,再生器官就
- 關(guān)鍵字: ZYNQ FPGA
構(gòu)建嵌入式系統(tǒng)的秘訣
- 隨著嵌入式系統(tǒng)不斷普及,我們可以從積累的開發(fā)知識中獲得巨大優(yōu)勢,構(gòu)建更出色的系統(tǒng)。E工程師一刻也沒忘記交付達(dá)到質(zhì)量、時間安排和預(yù)算目標(biāo)的項目的需求。您可以借鑒嵌入式系統(tǒng)開發(fā)人員社區(qū)多年來累計的經(jīng)驗教訓(xùn),確保您下一個嵌入式系統(tǒng)項目達(dá)成這些目標(biāo)。下面我們來了解一些為嵌入式開發(fā)帶來了最佳實踐的重要經(jīng)驗。 系統(tǒng)地思考 系統(tǒng)工程是一個廣泛的專業(yè)領(lǐng)域,覆蓋從航空母艦及衛(wèi)星到實現(xiàn)其性能的嵌入式系統(tǒng)的所有開發(fā)工作。我們可以運(yùn)用系統(tǒng)工程方法管理從概念到使用周期結(jié)束處置的嵌入式系統(tǒng)工程生命周期。系統(tǒng)工程方案的
- 關(guān)鍵字: 嵌入式系統(tǒng) FPGA
不同光纖收發(fā)器間(QSFP與GTH)通信研究與實現(xiàn)
- 本文介紹了Xilinx Virtex-6 HXT系列FPGA內(nèi)嵌光收發(fā)器GTH與Tyco Electronics光收發(fā)器QSFP,實現(xiàn)了光纖數(shù)據(jù)的高速傳輸。
- 關(guān)鍵字: Virtex-6 HXT FPGA 高速串行互連 GTH;QSFP 存儲系統(tǒng) 201608
基于FPGA的TS流的UDP封裝實現(xiàn)
- 為實現(xiàn)數(shù)字廣播接收機(jī)輸出的傳輸(TS)流方便地接入嵌入式平臺,實現(xiàn)綜合業(yè)務(wù)接收,本文基于現(xiàn)場可編程門陣列(FPGA),實現(xiàn)了將集成DVB-T(Digital Video Broadcasting-Terrestrial)高頻頭輸出的TS流轉(zhuǎn)化為UDP協(xié)議的IP流,進(jìn)一步通過以太網(wǎng)接口進(jìn)入嵌入式平臺,支持綜合業(yè)務(wù)接收。該接口轉(zhuǎn)化模塊借助FPGA,將緩存的TS流進(jìn)行有效封裝,設(shè)置以太網(wǎng)接口,輸出UDP格式的IP流。實測表明,該接口轉(zhuǎn)換模塊可實現(xiàn)TS流到IP流的轉(zhuǎn)換,支持嵌入式平臺視頻播放與綜合業(yè)務(wù)接收。
- 關(guān)鍵字: FPGA DVB-T TS流轉(zhuǎn)IP流 201608
基于ARM Cortex-A8處理器的工業(yè)機(jī)器人示教器設(shè)計
- 本文提出了一種工業(yè)機(jī)器人示教器設(shè)計和實現(xiàn)方案。該示教器以TI的ARM Cortex-A8處理器AM3359為核心,擴(kuò)展了2GB DDR3 SDRAM、4GB NAND Flash、8.4英寸LCD屏和觸摸屏、1000Mbps以太網(wǎng)通信接口、USB接口、搖桿、按鍵等外圍電路,并基于嵌入式Linux系統(tǒng)和Qt開發(fā)框架,對示教器軟件進(jìn)行了模塊化設(shè)計。該示教器已經(jīng)成功應(yīng)用于6軸機(jī)器人本體。
- 關(guān)鍵字: FPGA DVB-T TS流轉(zhuǎn)IP流 201608
PCB疊層設(shè)計方法
- 設(shè)計者可能會設(shè)計奇數(shù)層印制電路板(PCB)。如果布線不需要額外的層,為什么還要用它呢?難道減少層不會讓電路板更薄嗎?如果電路板少一層,難道成本不是更低么?但是,在一些情況下,增加一層反而會降低費(fèi)用。 電路板有兩種不同的結(jié)構(gòu):核芯結(jié)構(gòu)和敷箔結(jié)構(gòu)。 在核芯結(jié)構(gòu)中,電路板中的所有導(dǎo)電層敷在核芯材料上;而在敷箔結(jié)構(gòu)中,只有電路板內(nèi)部導(dǎo)電層才敷在核芯材料上,外導(dǎo)電層用敷箔介質(zhì)板。所有的導(dǎo)電層通過介質(zhì)利用多層層壓工藝粘合在一起。 核材料就是工廠中的雙面敷箔板。因為每個核有兩個面,全面利用時,PC
- 關(guān)鍵字: PCB 電路板
關(guān)于差分信號,你需要知道這些
- 差分信號只是使用兩根信號線傳輸一路信號,依靠信號間電壓差進(jìn)行判決的電路,既可以是模擬信號,也可以是數(shù)字信號。實際的信號都是模擬信號,數(shù)字信號只是模擬信號用門限電平量化后的取樣結(jié)果。因此差分信號對于數(shù)字和模擬信號都可以定義。 一個差分信號是用一個數(shù)值來表示兩個物理量之間的差異。從嚴(yán)格意義上來講,所有電壓信號都是差分的,因為一個電壓只能是相對于另一個電壓而言的。在某些系統(tǒng)里,系統(tǒng)“地”(GND)被用作電壓基準(zhǔn)點(diǎn)。當(dāng)“地”當(dāng)作電壓測量基準(zhǔn)時,這種信號規(guī)劃
- 關(guān)鍵字: 差分信號 PCB
基于FPGA的分布式光纖檢測系統(tǒng)設(shè)計
- 光纖通信是用光纖作為傳輸介質(zhì),以光波作為載波來實現(xiàn)信息傳輸,從而達(dá)到通信目的的一種新通信技術(shù)。與傳統(tǒng)的電氣通信相比,光纖傳感技術(shù)具有精度和靈敏度高、抗電磁干擾、壽命長、耐腐蝕、成本低、光纖傳輸損耗極低,傳輸距離遠(yuǎn)等突出優(yōu)點(diǎn)。 雖然光纖通信具有以上突出的優(yōu)點(diǎn),但本身存在的缺陷也不容忽視,比如:光纖的質(zhì)地脆,容易斷裂、機(jī)械強(qiáng)度差,彎曲不能過小;供電困難;分路、耦合不靈活;光纖的切斷和連接需要特定的工具或設(shè)備等。城建施工、洪水侵襲、人為破壞、地殼運(yùn)動等人為行為或者天災(zāi)的破壞,都很容易造成光纖線路的故障
- 關(guān)鍵字: FPGA 光纖
我國成功自主研發(fā)海軍某平臺信息化彈藥解碼芯片
- 近日,記者從中國電子科技集團(tuán)公司第二十研究所獲悉,我國自主研制的海軍某平臺信息化彈藥解碼芯片測試成功,標(biāo)志著該型彈藥主控系統(tǒng)的核心器件實現(xiàn)100%國產(chǎn)化。 目前,我國年均進(jìn)口芯片所需外匯達(dá)2000多億美元,金額遠(yuǎn)超原油。“自主芯難求”是我軍系統(tǒng)核心器件國產(chǎn)化一個不容忽視的問題。中國電科第二十研究所所長助理、導(dǎo)航事業(yè)部主任任小偉說:“通過技術(shù)創(chuàng)新、自主研制打破國外的技術(shù)封鎖和產(chǎn)品禁運(yùn),從根本上解決裝備核‘芯’器件受制于人的局面,對保障我軍
- 關(guān)鍵字: FPGA 芯片
基于SATA2.0的高速存儲系統(tǒng)設(shè)計實現(xiàn)
- 本文介紹了一種高速數(shù)據(jù)存儲系統(tǒng),該系統(tǒng)采用SATA2.0協(xié)議,存儲介質(zhì)選擇的是Intel公司新型固態(tài)硬盤,控制器選擇的是Xilinx公司的Viretx-5系列FPGA,以及所提供的軟件開發(fā)平臺ISE和EDK聯(lián)合開發(fā)工具,最后使用ChipScope對系統(tǒng)進(jìn)行測試。多次測試結(jié)果顯示,本系統(tǒng)能穩(wěn)定有效地完成高速數(shù)據(jù)傳輸,且存儲速度達(dá)到800MB/s。
- 關(guān)鍵字: FPGA SATA2.0 固態(tài)硬盤 ChipScope Xilinx 201607
Achronix針對數(shù)據(jù)中心應(yīng)用推出具有最高FPGA存儲帶寬的PCIe加速板
- Achronix Semiconductor公司(Achronix Semiconductor Corporation)今日宣布:從即日起提供符合PCIe外形規(guī)格的全新Accelerator-6D加速板,它帶有業(yè)內(nèi)最高的單個現(xiàn)場可編程門陣列(FPGA)器件存儲帶寬,可用于實現(xiàn)針對高速數(shù)據(jù)中心加速應(yīng)用的PCIe擴(kuò)展卡。這款加速板集成了一片SpeedsterTM22i HD1000 FPGA器件,該器件擁有700,000個查找表并連接至6個獨(dú)立的存儲器控制器,從而可支持多達(dá)192 GB的存儲資源和690
- 關(guān)鍵字: Achronix FPGA
學(xué)習(xí)模擬電路設(shè)計應(yīng)該注意的12個問題
- 模擬電路的設(shè)計是工程師們最頭疼、但也是最致命的設(shè)計部分!我們將模擬電路設(shè)計中應(yīng)該注意的問題進(jìn)行了總結(jié),與大家共享。 (1)為了獲得具有良好穩(wěn)定性的反饋電路,通常要求在反饋環(huán)外面使用一個小電阻或扼流圈給容性負(fù)載提供一個緩沖。 (2)積分反饋電路通常需要一個小電阻(約 560 歐)與每個大于 10pF 的積分電容串聯(lián)。 (3)在反饋環(huán)外不要使用主動電路進(jìn)行濾波或控制 EMC 的 RF 帶寬,而只能使用被動元件(最好為 RC 電路)。僅僅在運(yùn)放的開環(huán)增益比閉環(huán)增益大的頻率下,積分反饋方法才
- 關(guān)鍵字: 模擬電路 PCB
fsp:fpga-pcb介紹
您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473