新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 飛思卡爾運用JMP軟件提升半導(dǎo)體良率Yield

飛思卡爾運用JMP軟件提升半導(dǎo)體良率Yield

作者: 時間:2010-01-12 來源:網(wǎng)絡(luò) 收藏

在這方面使用的工具是專業(yè)統(tǒng)計分析軟件。半導(dǎo)體行業(yè)的工程師整天要和數(shù)據(jù)打交道,內(nèi)部的幾位既懂專業(yè)又懂統(tǒng)計的資深專家發(fā)揮使用簡單、功能強大、可視化效果好的優(yōu)勢,讓成為了良率提升的關(guān)鍵武器之一。

例如,飛思卡爾的工程十分用半導(dǎo)體行業(yè)中常見的圖Wafer Plot來初步分析的缺陷,以下兩個圖形就是運用JMP軟件繪制而成的。第一張圖顯示的是單個的質(zhì)量特征,并配有帕累托圖Pareto Plot展示芯片的良率狀況和各種缺陷出現(xiàn)的頻次。第二張圖則是從整體層面顯示一個批次Lot產(chǎn)品的質(zhì)量特征(一般來說,飛思卡爾規(guī)定25個晶圓組成1個批次)。

在當(dāng)前的經(jīng)濟形勢和行業(yè)條件下,企業(yè)不允許工程師們花費大量的時間來進行數(shù)據(jù)分析和展示,而是要求工程師們將更多的精力放在實際的業(yè)務(wù)改進中。飛思卡爾巧妙地利用JMP提供的自動編程語言JSL(JMP Script Language)為大規(guī)模重復(fù)性分析、繪圖工作以及成熟的建模工作開發(fā)出各種JMP腳本程序,從很大程度上實現(xiàn)了“分析自動化”,使得良率改善人員只需要要點擊一兩個按鈕,就可以完成通過菜單操作需要幾個小時才能完成的分析工作,大大節(jié)省了數(shù)據(jù)分析、問題發(fā)現(xiàn)以及解決方案形成的時間。



關(guān)鍵詞: JMP 飛思卡爾 晶圓

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉