首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cadence?

基于Cadence的高速PCB設(shè)計方案

  • 1引言人們對于通信的要去總是朝著“快”的方向發(fā)展,要求信號的傳輸和處理的速度越來越快,相應(yīng)的,高速PC...
  • 關(guān)鍵字: Cadence  高速PCB  設(shè)計方案  

Cadence的Virtuoso平臺的高級定制化設(shè)計介紹

  • 大型多領(lǐng)域模擬混合信號(AMS)系統(tǒng)在電子行業(yè)中越來越常見,此類設(shè)計必須同時滿足進度和準(zhǔn)確度要求,從而給設(shè)計工程師帶來了極大的挑戰(zhàn)。本文介紹了一種結(jié)合自上而下和自下而上的方法來實現(xiàn) “中間相遇”,
  • 關(guān)鍵字: Virtuoso  Cadence  定制    

Cadence推出新一代Encounter RTL-to-GDSII流程

  • 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS),日前宣布推出最新版Cadence? Encounter? RTL-to-GDSII流程,面向高性能千兆級設(shè)計,包括在20納米最新技術(shù)節(jié)點上的新設(shè)計。這種最新的RTL-to-GDSII設(shè)計、實現(xiàn)與簽收流程是與領(lǐng)先的IP與晶圓廠合作伙伴及客戶合作開發(fā)的,能更有效地進行SoC開發(fā),滿足并超越當(dāng)今市場所需的功耗、性能與面積需求。
  • 關(guān)鍵字: Cadence  RTL-to-GDSII  

設(shè)計仿真技術(shù)Cadence PCB介紹

  • Cadence PCB設(shè)計仿真技術(shù)提供了一個全功能的模擬仿真器,并支持?jǐn)?shù)字元件幫助解決幾乎所有的設(shè)計挑戰(zhàn),從高頻系統(tǒng)到低功耗IC設(shè)計,這個強大的仿真引擎可以容易地同各個Cadence PCB原理圖輸入工具結(jié)合,加速了上市時間
  • 關(guān)鍵字: Cadence  PCB  仿真技術(shù)    

Cadence混合信號解決方案獲TowerJazz認(rèn)證

  • 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司,今天宣布全球集成電路頂尖專業(yè)晶圓廠TowerJazz已認(rèn)證Cadence混合信號解決方案,用于其TowerJazz參考設(shè)計流程2.0。新參考設(shè)計流程采用混合信號電源管理技術(shù),應(yīng)用了Cadence Encounter Digital Implementation System及Virtuoso技術(shù),將統(tǒng)一的定制/模擬與數(shù)字流程應(yīng)用于TowerJazz的TS018PM 180納米及TS035PM 350納米Bipolar-CMOS-DMOS(BCD)電源管理
  • 關(guān)鍵字: Cadence  IC  

TowerJazz參考設(shè)計流程2.0全面認(rèn)證Cadence混合信號解決方案及工藝設(shè)計包

  • 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司 (NASDAQ: CDNS),今天宣布全球集成電路頂尖專業(yè)晶圓廠TowerJazz已認(rèn)證Cadence混合信號解決方案,用于其TowerJazz參考設(shè)計流程2.0。新參考設(shè)計流程采用混合信號電源管理技術(shù),應(yīng)用了Cadence Encounter? Digital Implementation System及Virtuoso?技術(shù),將統(tǒng)一的定制/模擬與數(shù)字流程應(yīng)用于TowerJazz的TS018PM 180納米及TS035PM 350納米Bipolar-C
  • 關(guān)鍵字: Cadence  電源管理  

芯邦采用Cadence Incisive Xtreme II

  • 芯邦采用Cadence Incisive Xtreme III系統(tǒng)提升SoC驗證實效 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司 ...
  • 關(guān)鍵字: Cadence  Incisive  Xtreme  

Cadence Palladium XP助力QLogic

  • 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司日前宣布 QLogic 已采用 Cadence Palladium XP 驗證計算平臺以便加快復(fù)雜網(wǎng)絡(luò)交換機的設(shè)計。QLogic制造光纖通道、10Gb以太網(wǎng)融合網(wǎng)絡(luò)和面向存儲和高性能計算 (HPC) 應(yīng)用的InfiniBand交換機。這些交換機提供了推動全球領(lǐng)先OEM和最終用戶的存儲、數(shù)據(jù)和HPC網(wǎng)絡(luò)向前發(fā)展所需的端口密度和性能。
  • 關(guān)鍵字: Cadence  交換機  Palladium XP   

Cadence Palladium XP支持QLogic快速開發(fā)先進的網(wǎng)絡(luò)交換機

  • 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè) Cadence設(shè)計系統(tǒng)公司 (NASDAQ:CDNS) 日前宣布 QLogic 已采用 Cadence Palladium XP 驗證計算平臺以便加快復(fù)雜網(wǎng)絡(luò)交換機的設(shè)計。QLogic制造光纖通道、10Gb以太網(wǎng)融合網(wǎng)絡(luò)和面向存儲和高性能計算 (HPC) 應(yīng)用的InfiniBand交換機。這些交換機提供了推動全球領(lǐng)先OEM和最終用戶的存儲、數(shù)據(jù)和HPC網(wǎng)絡(luò)向前發(fā)展所需的端口密度和性能。使用Palladium XP系統(tǒng),QLogic大幅縮短了與開發(fā)復(fù)雜的數(shù)百萬門 (multi-mi
  • 關(guān)鍵字: Cadence  網(wǎng)絡(luò)交換機  QLogic  

Xilinx與Cadence推出可擴展虛擬平臺用于嵌入式軟件開發(fā)

  • Xilinx, Inc. (NASDAQ: XLNX)與 Cadence 設(shè)計系統(tǒng)公司 (NASDAQ: CDNS) 今天宣布共同合作開發(fā)了業(yè)界首個用于在硬件成型之前對基于Xilinx Zynq?-7000可擴展式處理平臺(EPP)系統(tǒng)進行系統(tǒng)設(shè)計、軟件開發(fā)與測試的虛擬平臺。
  • 關(guān)鍵字: Xilinx  Zynq-7000  Cadence  

ARM與Cadence簽署了新的EDA技術(shù)應(yīng)用長期協(xié)議

  •   ARM與Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)日前宣布成功流片了業(yè)界首款基于ARM CortexTM-A15 MPCoreTM 處理器的20納米設(shè)計。該測試芯片面向TSMC的20納米工藝,由來自ARM、Cadence與TSMC的工程師使用Cadence RTL-to-signoff流程共同開發(fā)完成。今天的聲明是ARM和Cadence在優(yōu)化Cortex-A15處理器設(shè)計流程方面合作18個月的成果。   “Cortex-A15是我們迄今為止最高級的ARM處理器。ARM一直致力
  • 關(guān)鍵字: Cadence  EDA  

ARM與Cadence實現(xiàn)行業(yè)里程碑

  • ARM與Cadence設(shè)計系統(tǒng)公司今天宣布成功流片了業(yè)界首款基于ARM CortexTM-A15 MPCoreTM 處理器的20納米設(shè)計。該測試芯片面向TSMC的20納米工藝,由來自ARM、Cadence與TSMC的工程師使用Cadence RTL-to-signoff流程共同開發(fā)完成。今天的聲明是ARM和Cadence在優(yōu)化Cortex-A15處理器設(shè)計流程方面合作18個月的成果。
  • 關(guān)鍵字: Cadence  處理器  Cortex-A15  

X-FAB認(rèn)證Cadence物理驗證系統(tǒng)用于所有工藝節(jié)點

  • 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence 設(shè)計系統(tǒng)公司 (NASDAQ: CDNS),今天宣布頂尖的模擬/混合信號半導(dǎo)體應(yīng)用晶圓廠X-FAB,已認(rèn)證Cadence物理驗證系統(tǒng)用于其大多數(shù)工藝技術(shù)。晶圓廠的認(rèn)證意味著X-FAB已在其所有工藝節(jié)點中審核認(rèn)可了Cadence物理實現(xiàn)系統(tǒng)的硅精確性,混合信號客戶可利用其與Cadence Virtuoso和Encounter流程的緊密結(jié)合獲得新功能與效率優(yōu)勢。 “創(chuàng)造高級混合信號SoC意味著極大的挑戰(zhàn),”X-FAB首席技術(shù)官Jens Kosch博士說,“我們的客戶
  • 關(guān)鍵字: Cadence  SoC  

X-FAB認(rèn)證Cadence物理驗證系統(tǒng)用于所有工藝節(jié)點

  • 2011年10月5日— 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence 設(shè)計系統(tǒng)公司 (NASDAQ: CDNS),今天宣布頂尖的模擬/混合信號半導(dǎo)體應(yīng)用晶圓廠X-FAB,已認(rèn)證Cadence物理驗證系統(tǒng)用于其大多數(shù)工藝技術(shù)。晶圓廠的認(rèn)證意味著X-FAB已在其所有工藝節(jié)點中審核認(rèn)可了Cadence物理實現(xiàn)系統(tǒng)的硅精確性,混合信號客戶可利用其與Cadence Virtuoso和Encounter流程的緊密結(jié)合獲得新功能與效率優(yōu)勢。
  • 關(guān)鍵字: Cadence  晶圓  

Giantec采用Virtuoso流程實現(xiàn)了30%的效率提升

  • 2011年9月19日 — 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS),今日宣布Giantec Semiconductor Corp.已采用Cadence Virtuoso 統(tǒng)一定制/模擬(IC6.1)以及Encounter 統(tǒng)一數(shù)字流程生產(chǎn)其混合信號芯片。Giantec最近采用Cadence軟件設(shè)計并成功流片了一款用于低功耗微控制器的存儲器產(chǎn)品,這款低功耗微控制器應(yīng)用于智能卡、智能電表和消費電子產(chǎn)品。使用Cadence Virtuoso統(tǒng)一定制/模擬流程開發(fā)其混合信號
  • 關(guān)鍵字: Cadence  微控制器  
共352條 15/24 |‹ « 13 14 15 16 17 18 19 20 21 22 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473